技術精華分享:PCB布線中模擬和數字布線的異同
發布時間:2014-04-28 責任編輯:xiangpeng
gongchenglingyuzhongdeshuzishejirenyuanheshuzidianlubanshejizhuanjiazaibuduanzengjia,zhefanyinglexingyedefazhanqushi。jinguanduishuzishejidezhongshidailailedianzichanpindezhongdafazhan,danrengrancunzai,erqiehaihuiyizhicunzaiyibufenyumonihuoxianshihuanjingjiekoudedianlusheji。moniheshuzilingyudebuxiancelveyouyixieleisizhichu,danyaohuodegenghaodejieguoshi,youyuqibuxiancelvebutong,jiandandianlubuxianshejijiubuzaishizuiyoufanganle。benwenjiupangludianrong、電源、地線設計、電壓誤差和由PCB布線引起的電磁幹擾(EMI)等幾個方麵,討論模擬和數字布線的基本相似之處及差別。
1 模擬和數字布線策略的相似之處
1.1 旁路或去耦電容
在布線時,模擬器件和數字器件都需要這些類型的電容,都需要靠近其電源引腳連接一個電容,此電容值通常為0.1mF。係統供電電源側需要另一類電容,通常此電容值大約為10mF。
這些電容的位置如圖1所示。電容取值範圍為推薦值的1/10至10倍之間。但引腳須較短,且要盡量靠近器件(對於0.1mF電容)或供電電源(對於10mF電容)。
在zai電dian路lu板ban上shang加jia旁pang路lu或huo去qu耦ou電dian容rong,以yi及ji這zhe些xie電dian容rong在zai板ban上shang的de位wei置zhi,對dui於yu數shu字zi和he模mo擬ni設she計ji來lai說shuo都dou屬shu於yu常chang識shi。但dan有you趣qu的de是shi,其qi原yuan因yin卻que有you所suo不bu同tong。在zai模mo擬ni布bu線xian設she計ji中zhong,旁pang路lu電dian容rong通tong常chang用yong於yu旁pang路lu電dian源yuan上shang的de高gao頻pin信xin號hao,如ru果guo不bu加jia旁pang路lu電dian容rong,這zhe些xie高gao頻pin信xin號hao可ke能neng通tong過guo電dian源yuan引yin腳jiao進jin入ru敏min感gan的de模mo擬ni芯xin片pian。一yi般ban來lai說shuo,這zhe些xie高gao頻pin信xin號hao的de頻pin率lv超chao出chu模mo擬ni器qi件jian抑yi製zhi高gao頻pin信xin號hao的de能neng力li。如ru果guo在zai模mo擬ni電dian路lu中zhong不bu使shi用yong旁pang路lu電dian容rong的de話hua,就jiu可ke能neng在zai信xin號hao路lu徑jing上shang引yin入ru噪zao聲sheng,更geng嚴yan重zhong的de情qing況kuang甚shen至zhi會hui引yin起qi振zhen動dong。

在模擬和數字PCB設計中,旁路或去耦電容(1mF)應盡量靠近器件放置。供電電源去耦電容(10mF)應放置在電路板的電源線入口處。所有情況下,這些電容的引腳都應較短

在此電路板上,使用不同的路線來布電源線和地線,由於這種不恰當的配合,電路板的電子元器件和線路受電磁幹擾的可能性比較大

在此單麵板中,到電路板上器件的電源線和地線彼此靠近。此電路板中電源線和地線的配合比圖2中恰當。電路板中電子元器件和線路受電磁幹擾(EMI)的可能性降低了679/12.8倍或約54倍
對於控製器和處理器這樣的數字器件,同樣需要去耦電容,但原因不同。這些電容的一個功能是用作“微型”電荷庫。在數字電路中,執行門狀態的切換通常需要很大的電流。由於開關時芯片上產生開關瞬態電流並流經電路板,有額外的“備用”電(dian)荷(he)是(shi)有(you)利(li)的(de)。如(ru)果(guo)執(zhi)行(xing)開(kai)關(guan)動(dong)作(zuo)時(shi)沒(mei)有(you)足(zu)夠(gou)的(de)電(dian)荷(he),會(hui)造(zao)成(cheng)電(dian)源(yuan)電(dian)壓(ya)發(fa)生(sheng)很(hen)大(da)變(bian)化(hua)。電(dian)壓(ya)變(bian)化(hua)太(tai)大(da),會(hui)導(dao)致(zhi)數(shu)字(zi)信(xin)號(hao)電(dian)平(ping)進(jin)入(ru)不(bu)確(que)定(ding)狀(zhuang)態(tai),並(bing)很(hen)可(ke)能(neng)引(yin)起(qi)數(shu)字(zi)器(qi)件(jian)中(zhong)的(de)狀(zhuang)態(tai)機(ji)錯(cuo)誤(wu)運(yun)行(xing)。流(liu)經(jing)電(dian)路(lu)板(ban)走(zou)線(xian)的(de)開(kai)關(guan)電(dian)流(liu)將(jiang)引(yin)起(qi)電(dian)壓(ya)發(fa)生(sheng)變(bian)化(hua),電(dian)路(lu)板(ban)走(zou)線(xian)存(cun)在(zai)寄(ji)生(sheng)電(dian)感(gan),可(ke)采(cai)用(yong)如(ru)下(xia)公(gong)式(shi)計(ji)算(suan)電(dian)壓(ya)的(de)變(bian)化(hua):V = LdI/dt
其中,V = 電壓的變化;L = 電路板走線感抗;dI = 流經走線的電流變化;dt =電流變化的時間。
因此,基於多種原因,在供電電源處或有源器件的電源引腳處施加旁路(或去耦)電容是較好的做法。
1.2 電源線和地線要布在一起
電(dian)源(yuan)線(xian)和(he)地(di)線(xian)的(de)位(wei)置(zhi)良(liang)好(hao)配(pei)合(he),可(ke)以(yi)降(jiang)低(di)電(dian)磁(ci)幹(gan)擾(rao)的(de)可(ke)能(neng)性(xing)。如(ru)果(guo)電(dian)源(yuan)線(xian)和(he)地(di)線(xian)配(pei)合(he)不(bu)當(dang),會(hui)設(she)計(ji)出(chu)係(xi)統(tong)環(huan)路(lu),並(bing)很(hen)可(ke)能(neng)會(hui)產(chan)生(sheng)噪(zao)聲(sheng)。電(dian)源(yuan)線(xian)和(he)地(di)線(xian)配(pei)合(he)不(bu)當(dang)的(de)PCB設計示例如圖2所示。
此電路板上,設計出的環路麵積為697cm2。采用圖3所示的方法,電路板上或電路板外的輻射噪聲在環路中感應電壓的可能性可大為降低.
[page]
2 模擬和數字領域布線策略的不同之處
2.1 地平麵是個難題
電(dian)路(lu)板(ban)布(bu)線(xian)的(de)基(ji)本(ben)知(zhi)識(shi)既(ji)適(shi)用(yong)於(yu)模(mo)擬(ni)電(dian)路(lu),也(ye)適(shi)用(yong)於(yu)數(shu)字(zi)電(dian)路(lu)。一(yi)個(ge)基(ji)本(ben)的(de)經(jing)驗(yan)準(zhun)則(ze)是(shi)使(shi)用(yong)不(bu)間(jian)斷(duan)的(de)地(di)平(ping)麵(mian),這(zhe)一(yi)常(chang)識(shi)降(jiang)低(di)了(le)數(shu)字(zi)電(dian)路(lu)中(zhong)的(de)dI/dt(電流隨時間的變化)xiaoying,zheyixiaoyinghuigaibiandidedianshibinghuishizaoshengjinrumonidianlu。shuzihemonidianludebuxianjiqiaojibenxiangtong,danyouyidianchuwai。duiyumonidianlu,haiyoulingwaiyidianxuyaozhuyi,jiushiyaojiangshuzixinhaoxianhedipingmianzhongdehuilujinliangyuanlimonidianlu。zheyidiankeyitongguoruxiazuofalaishixian:jiangmonidipingmiandandulianjiedaoxitongdilianjieduan,huozhejiangmonidianlufangzhizaidianlubandezuiyuanduan,yejiushixianludemoduan。zheyangzuoshiweilebaochixinhaolujingsuoshoudaodewaibuganraozuixiao。duiyushuzidianlujiubuxuyaozheyangzuo,shuzidianlukerongrendipingmianshangdedaliangzaosheng,erbuhuichuxianwenti。

(左)將數字開關動作和模擬電路隔離,將電路的數字和模擬部分分開。 (右) 要盡可能將高頻和低頻分開,高頻元件要靠近電路板的接插件

在PCB上布兩條靠近的走線,很容易形成寄生電容。由於這種電容的存在,在一條走線上的快速電壓變化,可在另一條走線上產生電流信號。

如果不注意走線的放置,PCB中的走線可能產生線路感抗和互感。這種寄生電感對於包含數字開關電路的電路運行是非常有害的。
2.2 元件的位置
如上所述,在每個PCB設計中,電路的噪聲部分和“安靜”部分(非噪聲部分)要分隔開。一般來說,數字電路“富含”噪聲,而且對噪聲不敏感(因為數字電路有較大的電壓噪聲容限);相(xiang)反(fan),模(mo)擬(ni)電(dian)路(lu)的(de)電(dian)壓(ya)噪(zao)聲(sheng)容(rong)限(xian)就(jiu)小(xiao)得(de)多(duo)。兩(liang)者(zhe)之(zhi)中(zhong),模(mo)擬(ni)電(dian)路(lu)對(dui)開(kai)關(guan)噪(zao)聲(sheng)最(zui)為(wei)敏(min)感(gan)。在(zai)混(hun)合(he)信(xin)號(hao)係(xi)統(tong)的(de)布(bu)線(xian)中(zhong),這(zhe)兩(liang)種(zhong)電(dian)路(lu)要(yao)分(fen)隔(ge)開(kai),如(ru)圖(tu)4所示。
2.3 PCB設計產生的寄生元件
PCB設計中很容易形成可能產生問題的兩種基本寄生元件:寄生電容和寄生電感。設計電路板時,放置兩條彼此靠近的走線就會產生寄生電容。可以這樣做:在不同的兩層,將一條走線放置在另一條走線的上方;或者在同一層,將一條走線放置在另一條走線的旁邊,如圖5所示。在這兩種走線配置中,一條走線上電壓隨時間的變化(dV/dt)可能在另一條走線上產生電流。如果另一條走線是高阻抗的,電場產生的電流將轉化為電壓。
快kuai速su電dian壓ya瞬shun變bian最zui常chang發fa生sheng在zai模mo擬ni信xin號hao設she計ji的de數shu字zi側ce。如ru果guo發fa生sheng快kuai速su電dian壓ya瞬shun變bian的de走zou線xian靠kao近jin高gao阻zu抗kang模mo擬ni走zou線xian,這zhe種zhong誤wu差cha將jiang嚴yan重zhong影ying響xiang模mo擬ni電dian路lu的de精jing度du。在zai這zhe種zhong環huan境jing中zhong,模mo擬ni電dian路lu有you兩liang個ge不bu利li的de方fang麵mian:其噪聲容限比數字電路低得多;高阻抗走線比較常見。
采(cai)用(yong)下(xia)述(shu)兩(liang)種(zhong)技(ji)術(shu)之(zhi)一(yi)可(ke)以(yi)減(jian)少(shao)這(zhe)種(zhong)現(xian)象(xiang)。最(zui)常(chang)用(yong)的(de)技(ji)術(shu)是(shi)根(gen)據(ju)電(dian)容(rong)的(de)方(fang)程(cheng),改(gai)變(bian)走(zou)線(xian)之(zhi)間(jian)的(de)尺(chi)寸(cun)。要(yao)改(gai)變(bian)的(de)最(zui)有(you)效(xiao)尺(chi)寸(cun)是(shi)兩(liang)條(tiao)走(zou)線(xian)之(zhi)間(jian)的(de)距(ju)離(li)。應(ying)該(gai)注(zhu)意(yi),變(bian)量(liang) d在電容方程的分母中,d增加,容抗會降低。可改變的另一個變量是兩條走線的長度。在這種情況下,長度L降低,兩條走線之間的容抗也會降低。
另一種技術是在這兩條走線之間布地線。地線是低阻抗的,而且添加這樣的另外一條走線將削弱產生幹擾的電場,如圖5所示。
電路板中寄生電感產生的原理與寄生電容形成的原理類似。也是布兩條走線,在不同的兩層,將一條走線放置在另一條走線的上方;或者在同一層,將一條走線放置在另一條的旁邊,如圖6所示。在這兩種走線配置中,一條走線上電流隨時間的變化(dI/dt),由於這條走線的感抗,會在同一條走線上產生電壓;並(bing)由(you)於(yu)互(hu)感(gan)的(de)存(cun)在(zai),會(hui)在(zai)另(ling)一(yi)條(tiao)走(zou)線(xian)上(shang)產(chan)生(sheng)成(cheng)比(bi)例(li)的(de)電(dian)流(liu)。如(ru)果(guo)在(zai)第(di)一(yi)條(tiao)走(zou)線(xian)上(shang)的(de)電(dian)壓(ya)變(bian)化(hua)足(zu)夠(gou)大(da),幹(gan)擾(rao)可(ke)能(neng)會(hui)降(jiang)低(di)數(shu)字(zi)電(dian)路(lu)的(de)電(dian)壓(ya)容(rong)限(xian)而(er)產(chan)生(sheng)誤(wu)差(cha)。並(bing)不(bu)隻(zhi)是(shi)在(zai)數(shu)字(zi)電(dian)路(lu)中(zhong)才(cai)會(hui)發(fa)生(sheng)這(zhe)種(zhong)現(xian)象(xiang),但(dan)這(zhe)種(zhong)現(xian)象(xiang)在(zai)數(shu)字(zi)電(dian)路(lu)中(zhong)比(bi)較(jiao)常(chang)見(jian),因(yin)為(wei)數(shu)字(zi)電(dian)路(lu)中(zhong)存(cun)在(zai)較(jiao)大(da)的(de)瞬(shun)時(shi)開(kai)關(guan)電(dian)流(liu)。
為消除電磁幹擾源的潛在噪聲,最好將“安靜”的模擬線路和噪聲I/O端口分開。要設法實現低阻抗的電源和地網絡,應盡量減小數字電路導線的感抗,盡量降低模擬電路的電容耦合。
【相關閱讀】
電子工程師入門:PCB布線的不傳之秘
http://wap.0-fzl.cn/cp-art/80022584
單片機電路設計必看:讓電磁幹擾“無處遁形”
http://wap.0-fzl.cn/emc-art/80022595
電子基礎入門必看:電子元器件詳解
http://wap.0-fzl.cn/cp-art/80022599
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
- 從技術研發到規模量產:恩智浦第三代成像雷達平台,賦能下一代自動駕駛!
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall



