PCB專區:高速DSP係統的電路板級電磁兼容性設計
發布時間:2015-03-29 責任編輯:echolady
【導讀】電(dian)子(zi)技(ji)術(shu)的(de)發(fa)展(zhan),掀(xian)起(qi)電(dian)子(zi)產(chan)品(pin)的(de)科(ke)技(ji)狂(kuang)潮(chao),同(tong)時(shi)也(ye)帶(dai)來(lai)了(le)電(dian)子(zi)產(chan)品(pin)之(zhi)間(jian)的(de)幹(gan)擾(rao)問(wen)題(ti)。電(dian)磁(ci)兼(jian)容(rong)問(wen)題(ti)成(cheng)為(wei)電(dian)子(zi)係(xi)統(tong)能(neng)否(fou)正(zheng)常(chang)工(gong)作(zuo)和(he)突(tu)破(po)的(de)關(guan)鍵(jian)所(suo)在(zai)。要(yao)想(xiang)使(shi)電(dian)子(zi)電(dian)路(lu)獲(huo)得(de)更(geng)佳(jia)的(de)性(xing)能(neng),元(yuan)器(qi)件(jian)的(de)選(xuan)取(qu)和(he)電(dian)路(lu)設(she)計(ji)都(dou)是(shi)關(guan)鍵(jian),除(chu)此(ci)之(zhi)外(wai)就(jiu)是(shi)電(dian)磁(ci)兼(jian)容(rong)性(xing)中(zhong)的(de)重(zhong)要(yao)因(yin)素(su)PCB布線。
隨著高速DSP技術的廣泛應用,相應的高速DSP的PCB設計就顯得十分重要。由於DSP是一個相當複雜、種類繁多並有許多分係統的數、模混合係統,所以來自外部的電磁輻射以及內部元器件之間、分係統之間和各傳輸通道間的串擾對DSP及其數據信息所產生的幹擾,已嚴重地威脅著其工作的穩定性、可靠性和安全性。據統計,幹擾引起的DSP事故占其總事故的90%左右。因此設計一個穩定、可靠的DSP係統,電磁兼容和抗幹擾至關重要。
1 DSP的電磁幹擾環境
電磁幹擾的基本模型由電磁幹擾源、耦合路徑和接收機3部分組成,如圖1所示。

2 DSP電路板的布線和設計
lianghaodedianlubanbuxianzaidiancijianrongxingzhongshiyigefeichangzhongyaodeyinsu,yigezhuoliededianlubanbuxianheshejihuichanshenghenduodiancijianrongwenti,jishijiashanglvboqiheqitayuanqijianyebunengjiejuezhexiewenti。
正確的電路布線和設計應該達到如下3點要求:
(1)電路板上的各部分電路之間存在幹擾,電路仍能正常工作;
(2)電路板對外的傳導發射和輻射發射盡可能低,達到有關標準要求;
(3)外部的傳導幹擾和輻射幹擾對電路板上的電路沒有影響。
2.1 元器件的布置
(1)元器件布置的首要問題是對元器件進行分組。元器件的分組原則有:按電壓不同分;按數字電路和模擬電路分;按高速和低速信號分和按電流大小分。一般情況下都按照電壓不同分或按數字電路與模擬電路分。
(2)所有的連接器都放在電路板的一側,盡量避免從兩側引出電纜。
(3)避免讓高速信號線靠近連接器。
(4)在元器件安排時應考慮盡可能縮短高速信號線,如時鍾線、數據線和地址線等。
2.2 地線和電源線的布置
dixianbuzhidezuizhongmudeshiweilezuixiaohuajiedizukang,yicijianxiaocongdianlufanhuidaodianyuanzhijiandejiedihuiludianshi,jijianxiaodianlucongyuanduandaomudeduanxianluhedicengxingchengdehuanlumianji。tongchangzengjiahuanlumianjishiyouyudicenggefengyinqide。ruguodicengshangyoufengxi,gaosuxinhaoxiandehuiliuxianjiubeipoyaoraoguogefeng,congerzengdalegaopinhuanludemianji,rutu2所示。

(1)增大向空間的輻射幹擾,同時易受空間磁場的影響;
(2)加大與板上其他電路產生磁場耦合的可能性;
(3)由於環路電感加大,通過高速線輸出的信號容易產生振蕩;
(4)環路電感上的高頻壓降構成共模輻射源,並通過外接電纜產生共模輻射。
通常地層上的隔縫不是在分地時、有意識地加上的,有時隔縫是因為板上的過孔過於接近而產生的,因此在PCB設計中應盡量避免該種情況發生。
電(dian)源(yuan)線(xian)的(de)布(bu)置(zhi)要(yao)和(he)地(di)線(xian)結(jie)合(he)起(qi)來(lai)考(kao)慮(lv),以(yi)便(bian)構(gou)成(cheng)特(te)性(xing)阻(zu)抗(kang)盡(jin)可(ke)能(neng)小(xiao)的(de)供(gong)電(dian)線(xian)路(lu)。為(wei)了(le)減(jian)小(xiao)供(gong)電(dian)用(yong)線(xian)的(de)特(te)性(xing)阻(zu)抗(kang),電(dian)源(yuan)線(xian)和(he)地(di)線(xian)應(ying)該(gai)盡(jin)可(ke)能(neng)的(de)粗(cu),並(bing)且(qie)相(xiang)互(hu)靠(kao)近(jin),使(shi)供(gong)電(dian)回(hui)路(lu)麵(mian)積(ji)減(jian)到(dao)最(zui)小(xiao),而(er)且(qie)不(bu)同(tong)的(de)供(gong)電(dian)環(huan)路(lu)不(bu)要(yao)相(xiang)互(hu)重(zhong)疊(die)。在(zai)集(ji)成(cheng)芯(xin)片(pian)的(de)電(dian)源(yuan)腳(jiao)和(he)地(di)腳(jiao)之(zhi)間(jian)要(yao)加(jia)高(gao)頻(pin)去(qu)耦(ou)電(dian)容(rong),容(rong)量(liang)為(wei)O.01~O.1μF,而且為了進一步提高電源的去耦濾波的低頻特性,在電源引入端要加上1個高頻去耦電容和1個1~10μF的低頻濾波電容。
在多層電路板中,電源層和地層要放置在相鄰的層中,從而在整個電路板上產生一個大的PCBdianrongxiaochuzaosheng。suduzuikuaideguanjianxinhaohejichengxinpianyingdangbufangzailinjindicengyibian,feiguanjianxinhaozebufangzaikaojindianyuancengyibian。yinweidicengbenshenjiushiyonglaixishouhexiaochuzaoshengde,qibenshenjihushimeiyouzaoshengde。
[page]
2.3 信號線的布置
不相容的信號線之間能產生耦合幹擾,所以在信號線的布置上要把它們隔離,隔離時采取的措施有:
(1)不相容信號線應相互遠離,不要平行,分布在不同層上的信號線走向應相互垂直,這樣可以減少線間的電場和磁場耦合幹擾;
(2)高速信號線特別是時鍾線要盡可能的短,必要時可在高速信號線兩邊加隔離地線;
(3)信號線的布置最好根據信號流向順序安排,一個電路的輸入信號線不要再折回輸入信號線區域,因為輸入線與輸出線通常是不相容的。
當高速數字信號的傳輸延時時間Td>Tr(Tr為信號的脈衝上升時間)時,應考慮阻抗匹配問題。因為錯誤的終端阻抗匹配將會引起信號反饋和阻尼振蕩。通常線路終端阻抗匹配的方法有串聯源端接法、並聯端接法、RC端接法、Thevenin端接法4種。
(1)串聯源端接法
圖3為串聯源端接電路。

(2)並聯端接法
圖4為並聯端接電路。附加1個並聯端電阻Rp,這樣Rp與ZL並聯後就與Zo相匹配。這個方法需要源驅動電路來驅動一個較高的電流,能耗很高,所以在功耗小的係統中不適用。

圖5為RC端接電路。該方法類似於並聯端接電路,但引入了電容C1,此時R用於提供匹配Zo的阻抗。C1為R提供驅動電流並過濾掉從傳輸線到地的射頻能量。因此與並聯端接方法相比,RC端接電路需要的源驅動電流更少。R和C1的值由Zo,Tpd(環路傳輸延遲)和終端負載電容值Cd決定。時間為常數,RC=3Tpd,其中R∥ZL=Zo,C=C1∥Cd。

圖6為Thevenin端接電路。該電路由上拉電阻R1和下拉電阻R2組成,這樣就使邏輯高和邏輯低與目標負載相符。其中,R1和R2的值由R1∥R2=Zo決定,R1+R2+ZL的值要保證最大電流不能超過驅動電路容量。

本文分析了電子產品的電磁環境,從而確定了高速DSP係統產生幹擾問題的主要原因。針對這些幹擾因素,分析了高速DSP係統的多層板布局、器件布局、PCB布線等,確定了能夠有效降低幹擾、提高電磁兼容性的措施。保證了高速DSP係統的可靠性和有效性。
相關閱讀:
電路分享:基於FPGA的PCB測試機的設計
PCB設計指導:如何改進高頻信號傳輸中的SMT焊盤設計?
選擇PCB元件的技巧從何談起?那就從封裝開始吧
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 從機械執行到智能互動:移遠Q-Robotbox助力具身智能加速落地
- 品英Pickering將亮相2026航空電子國際論壇,展示航電與電池測試前沿方案
- 模擬芯片設計師的噩夢:晶體管差1毫伏就廢了,溫度升1度特性全飄
- 3A大電流僅需3x1.6mm?意法半導體DCP3603重新定義電源設計
- 芯科科技Tech Talks與藍牙亞洲大會聯動,線上線下賦能物聯網創新
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
按鈕開關
白色家電
保護器件
保險絲管
北鬥定位
北高智
貝能科技
背板連接器
背光器件
編碼器型號
便攜產品
便攜醫療
變容二極管
變壓器
檳城電子
並網
撥動開關
玻璃釉電容
剝線機
薄膜電容
薄膜電阻
薄膜開關
捕魚器
步進電機
測力傳感器
測試測量
測試設備
拆解
場效應管
超霸科技



