上拉電阻與下拉電阻的比較
發布時間:2011-10-28
中心議題:
上拉電阻:
1、當TTL電路驅動COMS電路時,如果TTL電路輸出的高電平低於COMS電路的最低高電平(一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。
2、OC門電路必須加上拉電阻,才能使用。
3、為加大輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。
4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產生降低輸入阻抗,提供泄荷通路。
5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限增強抗幹擾能力。
6、提高總線的抗電磁幹擾能力。管腳懸空就比較容易接受外界的電磁幹擾。
7、長線傳輸中電阻不匹配容易引起反射波幹擾,加上下拉電阻是電阻匹配,有效的抑製反射波幹擾。
上拉電阻阻值的選擇原則包括:
1、從節約功耗及芯片的灌電流能力考慮應當足夠大;電阻大,電流小。
2、從確保足夠的驅動電流考慮應當足夠小;電阻小,電流大。
3、對於高速電路,過大的上拉電阻可能邊沿變平緩。綜合考慮
以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理
對上拉電阻和下拉電阻的選擇應結合開關管特性和下級電路的輸入特性進行設定,主要需要考慮以下幾個因素:
1. 驅動能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅動能力越強,但功耗越大,設計是應注意兩者之間的均衡。
2. 下級電路的驅動需求。同樣以上拉電阻為例,當輸出高電平時,開關管斷開,上拉電阻應適當選擇以能夠向下級電路提供足夠的電流。
3. 高(gao)低(di)電(dian)平(ping)的(de)設(she)定(ding)。不(bu)同(tong)電(dian)路(lu)的(de)高(gao)低(di)電(dian)平(ping)的(de)門(men)檻(kan)電(dian)平(ping)會(hui)有(you)不(bu)同(tong),電(dian)阻(zu)應(ying)適(shi)當(dang)設(she)定(ding)以(yi)確(que)保(bao)能(neng)輸(shu)出(chu)正(zheng)確(que)的(de)電(dian)平(ping)。以(yi)上(shang)拉(la)電(dian)阻(zu)為(wei)例(li),當(dang)輸(shu)出(chu)低(di)電(dian)平(ping)時(shi),開(kai)關(guan)管(guan)導(dao)通(tong),上(shang)拉(la)電(dian)阻(zu)和(he)開(kai)關(guan)管(guan)導(dao)通(tong)電(dian)阻(zu)分(fen)壓(ya)值(zhi)應(ying)確(que)保(bao)在(zai)零(ling)電(dian)平(ping)門(men)檻(kan)之(zhi)下(xia)。
4. 頻率特性。以上拉電阻為例,上拉電阻和開關管漏源級之間的電容和下級電路之間的輸入電容會形成RC延遲,電阻越大,延遲越大。上拉電阻的設定應考慮電路在這方麵的需求。
下拉電阻的設定的原則和上拉電阻是一樣的。
OC門輸出高電平時是一個高阻態,其上拉電流要由上拉電阻來提供,設輸入端每端口不大於100uA,設輸出口驅動電流約500uA,標準工作電壓是5V,輸入口的高低電平門限為0.8V(低於此值為低電平);2V(高電平門限值)。
選上拉電阻時:
500uA x 8.4K= 4.2即選大於8.4K時輸出端能下拉至0.8V以下,此為最小阻值,再小就拉不下來了。如果輸出口驅動電流較大,則阻值可減小,保證下拉時能低於0.8V即可。
當輸出高電平時,忽略管子的漏電流,兩輸入口需200uA
200uA x15K=3V即上拉電阻壓降為3V,輸出口可達到2V,此阻值為最大阻值,再大就拉不到2V了。選10K可用。COMS門的可參考74HC係列
設計時管子的漏電流不可忽略,IO口實際電流在不同電平下也是不同的,上述僅僅是原理,一句話概括為:輸出高電平時要喂飽後麵的輸入口,輸出低電平不要把輸出口喂撐了(否則多餘的電流喂給了級聯的輸入口,高於低電平門限值就不可靠了) 在數字電路中不用的輸入腳都要接固定電平,通過1k電阻接高電平或接地。
[page]
1. 電阻作用:
接電組就是為了防止輸入端懸空
減弱外部電流對芯片產生的幹擾
保護cMOS內的保護二極管,一般電流不大於10mA
上拉和下拉、限流
1. 改變電平的電位,常用在TTL-CMOS匹配
2. 在引腳懸空時有確定的狀態
3.增加高電平輸出時的驅動能力。
4、為OC門提供電流
那要看輸出口驅動的是什麼器件,如果該器件需要高電壓的話,而輸出口的輸出電壓又不夠,就需要加上拉電阻。
如ru果guo有you上shang拉la電dian阻zu那na它ta的de端duan口kou在zai默mo認ren值zhi為wei高gao電dian平ping你ni要yao控kong製zhi它ta必bi須xu用yong低di電dian平ping才cai能neng控kong製zhi如ru三san態tai門men電dian路lu三san極ji管guan的de集ji電dian極ji,或huo二er極ji管guan正zheng極ji去qu控kong製zhi把ba上shang拉la電dian阻zu的de電dian流liu拉la下xia來lai成cheng為wei低di電dian平ping。反fan之zhi,尤you其qi用yong在zai接jie口kou電dian路lu中zhong,為了得到確定的電平,一般采用這種方法,以保證正確的電路狀態,以免發生意外,比如,在電機控製中,逆變橋上下橋臂不能直通,如果它們都用同一個單片機來驅動,必須設置初始狀態.防止直通!
2、定義:
上拉就是將不確定的信號通過一個電阻嵌位在高電平!電阻同時起限流作用!下拉同理!
上拉是對器件注入電流,下拉是輸出電流弱強隻是上拉電阻的阻值不同,沒有什麼嚴格區分對於非集電極(或漏極)開路輸出型電路(如普通門電路)提升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。
3、為什麼要使用拉電阻:
一般作單鍵觸發使用時,如果IC本身沒有內接電阻,為了使單鍵維持在不被觸發的狀態或是觸發後回到原狀態,必須在IC外部另接一電阻。
數字電路有三種狀態:高電平、低電平、和高阻狀態,有些應用場合不希望出現高阻狀態,可以通過上拉電阻或下拉電阻的方式使處於穩定狀態,具體視設計要求而定!
一般說的是I/O端口,有的可以設置,有的不可以設置,有的是內置,有的是需要外接,I/O端口的輸出類似與一個三極管的C,當C接通過一個電阻和電源連接在一起的時候,該電阻成為上C拉電阻,也就是說,如果該端口正常時為高電平,C通過一個電阻和地連接在一起的時候,該電阻稱為下拉電阻,使該端口平時為低電平,作用嗎:
比如:當一個接有上拉電阻的端口設為輸如狀態時,他的常態就為高電平,用於檢測低電平的輸入。
上(shang)拉(la)電(dian)阻(zu)是(shi)用(yong)來(lai)解(jie)決(jue)總(zong)線(xian)驅(qu)動(dong)能(neng)力(li)不(bu)足(zu)時(shi)提(ti)供(gong)電(dian)流(liu)的(de)。一(yi)般(ban)說(shuo)法(fa)是(shi)拉(la)電(dian)流(liu),下(xia)拉(la)電(dian)阻(zu)是(shi)用(yong)來(lai)吸(xi)收(shou)電(dian)流(liu)的(de),也(ye)就(jiu)是(shi)你(ni)同(tong)學(xue)說(shuo)的(de)灌(guan)電(dian)流(liu)電(dian)阻(zu)在(zai)選(xuan)用(yong)時(shi),選(xuan)用(yong)經(jing)過(guo)計(ji)算(suan)後(hou)與(yu)標(biao)準(zhun)值(zhi)最(zui)相(xiang)近(jin)的(de)一(yi)個(ge)!
P0為什麼要上拉電阻原因有:
1. P0口片內無上拉電阻
2. P0為I/O口工作狀態時,上方FET被關斷,從而輸出腳浮空,因此P0用於輸出線時為開漏輸出。
3. 由於片內無上拉電阻,上方FET又被關斷,P0輸出1時無法拉升端口電平。
P0是雙向口,其它P1,P2,P3是準雙向口。
不錯準雙向口是因為在讀外部數據時要先“準備”一下,為什麼要準備一下呢?
單片機在讀準雙向口的端口時,現應給端口鎖存器賦1,目的是使FET關斷,不至於因片內FET導通使端口鉗製在低電平。
上下拉一般選10k!
[page]
芯片的上拉/下拉電阻的作用最常見的用途是,假如有一個三態的門帶下一級門.如果直接把三態的輸出接在下一級的輸入上,當三態的門為高阻態時,下一級的輸入就如同漂空一樣.可能引起邏輯的錯誤,對MOS電路也許是有破壞性的.所以用電阻將下一級的輸入拉高或拉低,既不影響邏輯又保正輸入不會漂空.
改變電平的電位,常用在TTL-CMOS匹配; 在引腳懸空時有確定的狀態; 為OC門的輸出提供電流; 作為端接電阻; 在試驗板上等於多了一個測試點,特別對板上表貼芯片多的更好,免得割線; 嵌位;上、下拉電阻的作用很多,比如抬高信號峰峰值,增強信號傳輸能力, 防止信號遠距離傳輸時的線上反射,調節信號電平級別等等!當(dang)然(ran)還(hai)有(you)其(qi)他(ta)的(de)作(zuo)用(yong)了(le)具(ju)體(ti)的(de)應(ying)用(yong)方(fang)法(fa)要(yao)看(kan)在(zai)什(shen)麼(me)場(chang)合(he),什(shen)麼(me)目(mu)的(de),至(zhi)於(yu)參(can)數(shu)更(geng)不(bu)能(neng)一(yi)概(gai)而(er)定(ding),要(yao)看(kan)電(dian)路(lu)其(qi)他(ta)參(can)數(shu)而(er)定(ding),比(bi)如(ru)通(tong)常(chang)用(yong)在(zai)輸(shu)入(ru)腳(jiao)上(shang)的(de)上(shang)拉(la)電(dian)阻(zu)如(ru)果(guo)是(shi)為(wei)了(le)抬(tai)高(gao)峰(feng)峰(feng)值(zhi),就(jiu)要(yao)參(can)考(kao)該(gai)引(yin)腳(jiao)的(de)內(nei)阻(zu)來(lai)定(ding)電(dian)阻(zu)值(zhi)的(de)!另外,沒有說輸入加下拉,輸出加上拉的,有時候沒了某個目的也可能同時既有上拉又有下拉電阻的!
加接地電阻--下拉
加接電源電阻--上shang拉la對dui於yu漏lou極ji開kai路lu或huo者zhe集ji電dian極ji開kai路lu輸shu出chu的de器qi件jian需xu要yao加jia上shang拉la電dian阻zu才cai可ke能neng工gong作zuo。另ling外wai,普pu通tong的de口kou,加jia上shang拉la電dian阻zu可ke以yi提ti高gao抗kang幹gan擾rao能neng力li,但dan是shi會hui增zeng加jia負fu載zai。
電源:+5V普通的直立LED,共八個,負極分別接到一個大片子的管腳上,用多大的上拉電阻合適? 謝謝指教!
一般LED的電流有幾個mA就夠了,最大不超過20mA,根據這個你就應該可以算出上拉電阻值來了。
保獻起見,還是讓他拉吧,(5-0.7)/10mA=400ohm,差不多吧,不放心就用2k的奇怪,新出了管壓0.7V的LED了嗎?據我所知好象該是1.5V左右。我看幾百歐到1K都沒太大問題,一般的片子不會衰到10mA都抗不住吧?
上拉電阻的作用:6N137的的輸出三極管C極,如果沒有上拉電阻,則該引腳上的電平不會發生隨B極電平的高低變化。原因是它沒有接到任何電源上。如果接上了上拉電阻,則B極電平為高時,C極對地導通(相當於開關接通),C極的電壓就變低;如B極電壓為低,則C極對地關斷,C極的電壓就升到高電平。為就是上麵說的“將通斷轉換成高低電平”。你說的51與此圖有一定的不同,參照著去理解吧。另外,一般地,C極低電平時器件從外部吸入電流的能力和高電平時向外部灌出電流的能力是不一樣的。器件輸出端常有Isink和Isource兩個參數,且前者往往大於後者。
下拉電阻的作用:所見不多,常見的是接到一個器件的輸入端,多作為抗幹擾使用。這是由於一般的IC的輸入端懸空時易受幹擾或器件掃描時有間隙泄漏電壓而影響電路的性能。後者,我們在某批設備中曾碰到過。
上拉電阻的阻值主要是要顧及端口的低電平吸入電流的能力。例如在5V電壓下,加1K上拉電阻,將會給端口低電平狀態增加5mA的吸入電流。在端口能承受的條件下,上拉電阻小一點為好。
提高負載能力、提高直流工作電平無信號是給電路提供確定的電平。
上拉 一端接vcc,一端接在引腳上
下拉:一端接gnd,一端接在引腳上
- 分析電阻的作用
- 了解加接地電阻
- 對比上拉和下拉、限流電阻的作用
上拉電阻:
1、當TTL電路驅動COMS電路時,如果TTL電路輸出的高電平低於COMS電路的最低高電平(一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。
2、OC門電路必須加上拉電阻,才能使用。
3、為加大輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。
4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產生降低輸入阻抗,提供泄荷通路。
5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限增強抗幹擾能力。
6、提高總線的抗電磁幹擾能力。管腳懸空就比較容易接受外界的電磁幹擾。
7、長線傳輸中電阻不匹配容易引起反射波幹擾,加上下拉電阻是電阻匹配,有效的抑製反射波幹擾。
上拉電阻阻值的選擇原則包括:
1、從節約功耗及芯片的灌電流能力考慮應當足夠大;電阻大,電流小。
2、從確保足夠的驅動電流考慮應當足夠小;電阻小,電流大。
3、對於高速電路,過大的上拉電阻可能邊沿變平緩。綜合考慮
以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理
對上拉電阻和下拉電阻的選擇應結合開關管特性和下級電路的輸入特性進行設定,主要需要考慮以下幾個因素:
1. 驅動能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅動能力越強,但功耗越大,設計是應注意兩者之間的均衡。
2. 下級電路的驅動需求。同樣以上拉電阻為例,當輸出高電平時,開關管斷開,上拉電阻應適當選擇以能夠向下級電路提供足夠的電流。
3. 高(gao)低(di)電(dian)平(ping)的(de)設(she)定(ding)。不(bu)同(tong)電(dian)路(lu)的(de)高(gao)低(di)電(dian)平(ping)的(de)門(men)檻(kan)電(dian)平(ping)會(hui)有(you)不(bu)同(tong),電(dian)阻(zu)應(ying)適(shi)當(dang)設(she)定(ding)以(yi)確(que)保(bao)能(neng)輸(shu)出(chu)正(zheng)確(que)的(de)電(dian)平(ping)。以(yi)上(shang)拉(la)電(dian)阻(zu)為(wei)例(li),當(dang)輸(shu)出(chu)低(di)電(dian)平(ping)時(shi),開(kai)關(guan)管(guan)導(dao)通(tong),上(shang)拉(la)電(dian)阻(zu)和(he)開(kai)關(guan)管(guan)導(dao)通(tong)電(dian)阻(zu)分(fen)壓(ya)值(zhi)應(ying)確(que)保(bao)在(zai)零(ling)電(dian)平(ping)門(men)檻(kan)之(zhi)下(xia)。
4. 頻率特性。以上拉電阻為例,上拉電阻和開關管漏源級之間的電容和下級電路之間的輸入電容會形成RC延遲,電阻越大,延遲越大。上拉電阻的設定應考慮電路在這方麵的需求。
下拉電阻的設定的原則和上拉電阻是一樣的。
OC門輸出高電平時是一個高阻態,其上拉電流要由上拉電阻來提供,設輸入端每端口不大於100uA,設輸出口驅動電流約500uA,標準工作電壓是5V,輸入口的高低電平門限為0.8V(低於此值為低電平);2V(高電平門限值)。
選上拉電阻時:
500uA x 8.4K= 4.2即選大於8.4K時輸出端能下拉至0.8V以下,此為最小阻值,再小就拉不下來了。如果輸出口驅動電流較大,則阻值可減小,保證下拉時能低於0.8V即可。
當輸出高電平時,忽略管子的漏電流,兩輸入口需200uA
200uA x15K=3V即上拉電阻壓降為3V,輸出口可達到2V,此阻值為最大阻值,再大就拉不到2V了。選10K可用。COMS門的可參考74HC係列
設計時管子的漏電流不可忽略,IO口實際電流在不同電平下也是不同的,上述僅僅是原理,一句話概括為:輸出高電平時要喂飽後麵的輸入口,輸出低電平不要把輸出口喂撐了(否則多餘的電流喂給了級聯的輸入口,高於低電平門限值就不可靠了) 在數字電路中不用的輸入腳都要接固定電平,通過1k電阻接高電平或接地。
[page]
1. 電阻作用:
接電組就是為了防止輸入端懸空
減弱外部電流對芯片產生的幹擾
保護cMOS內的保護二極管,一般電流不大於10mA
上拉和下拉、限流
1. 改變電平的電位,常用在TTL-CMOS匹配
2. 在引腳懸空時有確定的狀態
3.增加高電平輸出時的驅動能力。
4、為OC門提供電流
那要看輸出口驅動的是什麼器件,如果該器件需要高電壓的話,而輸出口的輸出電壓又不夠,就需要加上拉電阻。
如ru果guo有you上shang拉la電dian阻zu那na它ta的de端duan口kou在zai默mo認ren值zhi為wei高gao電dian平ping你ni要yao控kong製zhi它ta必bi須xu用yong低di電dian平ping才cai能neng控kong製zhi如ru三san態tai門men電dian路lu三san極ji管guan的de集ji電dian極ji,或huo二er極ji管guan正zheng極ji去qu控kong製zhi把ba上shang拉la電dian阻zu的de電dian流liu拉la下xia來lai成cheng為wei低di電dian平ping。反fan之zhi,尤you其qi用yong在zai接jie口kou電dian路lu中zhong,為了得到確定的電平,一般采用這種方法,以保證正確的電路狀態,以免發生意外,比如,在電機控製中,逆變橋上下橋臂不能直通,如果它們都用同一個單片機來驅動,必須設置初始狀態.防止直通!
2、定義:
上拉就是將不確定的信號通過一個電阻嵌位在高電平!電阻同時起限流作用!下拉同理!
上拉是對器件注入電流,下拉是輸出電流弱強隻是上拉電阻的阻值不同,沒有什麼嚴格區分對於非集電極(或漏極)開路輸出型電路(如普通門電路)提升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。
3、為什麼要使用拉電阻:
一般作單鍵觸發使用時,如果IC本身沒有內接電阻,為了使單鍵維持在不被觸發的狀態或是觸發後回到原狀態,必須在IC外部另接一電阻。
數字電路有三種狀態:高電平、低電平、和高阻狀態,有些應用場合不希望出現高阻狀態,可以通過上拉電阻或下拉電阻的方式使處於穩定狀態,具體視設計要求而定!
一般說的是I/O端口,有的可以設置,有的不可以設置,有的是內置,有的是需要外接,I/O端口的輸出類似與一個三極管的C,當C接通過一個電阻和電源連接在一起的時候,該電阻成為上C拉電阻,也就是說,如果該端口正常時為高電平,C通過一個電阻和地連接在一起的時候,該電阻稱為下拉電阻,使該端口平時為低電平,作用嗎:
比如:當一個接有上拉電阻的端口設為輸如狀態時,他的常態就為高電平,用於檢測低電平的輸入。
上(shang)拉(la)電(dian)阻(zu)是(shi)用(yong)來(lai)解(jie)決(jue)總(zong)線(xian)驅(qu)動(dong)能(neng)力(li)不(bu)足(zu)時(shi)提(ti)供(gong)電(dian)流(liu)的(de)。一(yi)般(ban)說(shuo)法(fa)是(shi)拉(la)電(dian)流(liu),下(xia)拉(la)電(dian)阻(zu)是(shi)用(yong)來(lai)吸(xi)收(shou)電(dian)流(liu)的(de),也(ye)就(jiu)是(shi)你(ni)同(tong)學(xue)說(shuo)的(de)灌(guan)電(dian)流(liu)電(dian)阻(zu)在(zai)選(xuan)用(yong)時(shi),選(xuan)用(yong)經(jing)過(guo)計(ji)算(suan)後(hou)與(yu)標(biao)準(zhun)值(zhi)最(zui)相(xiang)近(jin)的(de)一(yi)個(ge)!
P0為什麼要上拉電阻原因有:
1. P0口片內無上拉電阻
2. P0為I/O口工作狀態時,上方FET被關斷,從而輸出腳浮空,因此P0用於輸出線時為開漏輸出。
3. 由於片內無上拉電阻,上方FET又被關斷,P0輸出1時無法拉升端口電平。
P0是雙向口,其它P1,P2,P3是準雙向口。
不錯準雙向口是因為在讀外部數據時要先“準備”一下,為什麼要準備一下呢?
單片機在讀準雙向口的端口時,現應給端口鎖存器賦1,目的是使FET關斷,不至於因片內FET導通使端口鉗製在低電平。
上下拉一般選10k!
[page]
芯片的上拉/下拉電阻的作用最常見的用途是,假如有一個三態的門帶下一級門.如果直接把三態的輸出接在下一級的輸入上,當三態的門為高阻態時,下一級的輸入就如同漂空一樣.可能引起邏輯的錯誤,對MOS電路也許是有破壞性的.所以用電阻將下一級的輸入拉高或拉低,既不影響邏輯又保正輸入不會漂空.
改變電平的電位,常用在TTL-CMOS匹配; 在引腳懸空時有確定的狀態; 為OC門的輸出提供電流; 作為端接電阻; 在試驗板上等於多了一個測試點,特別對板上表貼芯片多的更好,免得割線; 嵌位;上、下拉電阻的作用很多,比如抬高信號峰峰值,增強信號傳輸能力, 防止信號遠距離傳輸時的線上反射,調節信號電平級別等等!當(dang)然(ran)還(hai)有(you)其(qi)他(ta)的(de)作(zuo)用(yong)了(le)具(ju)體(ti)的(de)應(ying)用(yong)方(fang)法(fa)要(yao)看(kan)在(zai)什(shen)麼(me)場(chang)合(he),什(shen)麼(me)目(mu)的(de),至(zhi)於(yu)參(can)數(shu)更(geng)不(bu)能(neng)一(yi)概(gai)而(er)定(ding),要(yao)看(kan)電(dian)路(lu)其(qi)他(ta)參(can)數(shu)而(er)定(ding),比(bi)如(ru)通(tong)常(chang)用(yong)在(zai)輸(shu)入(ru)腳(jiao)上(shang)的(de)上(shang)拉(la)電(dian)阻(zu)如(ru)果(guo)是(shi)為(wei)了(le)抬(tai)高(gao)峰(feng)峰(feng)值(zhi),就(jiu)要(yao)參(can)考(kao)該(gai)引(yin)腳(jiao)的(de)內(nei)阻(zu)來(lai)定(ding)電(dian)阻(zu)值(zhi)的(de)!另外,沒有說輸入加下拉,輸出加上拉的,有時候沒了某個目的也可能同時既有上拉又有下拉電阻的!
加接地電阻--下拉
加接電源電阻--上shang拉la對dui於yu漏lou極ji開kai路lu或huo者zhe集ji電dian極ji開kai路lu輸shu出chu的de器qi件jian需xu要yao加jia上shang拉la電dian阻zu才cai可ke能neng工gong作zuo。另ling外wai,普pu通tong的de口kou,加jia上shang拉la電dian阻zu可ke以yi提ti高gao抗kang幹gan擾rao能neng力li,但dan是shi會hui增zeng加jia負fu載zai。
電源:+5V普通的直立LED,共八個,負極分別接到一個大片子的管腳上,用多大的上拉電阻合適? 謝謝指教!
一般LED的電流有幾個mA就夠了,最大不超過20mA,根據這個你就應該可以算出上拉電阻值來了。
保獻起見,還是讓他拉吧,(5-0.7)/10mA=400ohm,差不多吧,不放心就用2k的奇怪,新出了管壓0.7V的LED了嗎?據我所知好象該是1.5V左右。我看幾百歐到1K都沒太大問題,一般的片子不會衰到10mA都抗不住吧?
上拉電阻的作用:6N137的的輸出三極管C極,如果沒有上拉電阻,則該引腳上的電平不會發生隨B極電平的高低變化。原因是它沒有接到任何電源上。如果接上了上拉電阻,則B極電平為高時,C極對地導通(相當於開關接通),C極的電壓就變低;如B極電壓為低,則C極對地關斷,C極的電壓就升到高電平。為就是上麵說的“將通斷轉換成高低電平”。你說的51與此圖有一定的不同,參照著去理解吧。另外,一般地,C極低電平時器件從外部吸入電流的能力和高電平時向外部灌出電流的能力是不一樣的。器件輸出端常有Isink和Isource兩個參數,且前者往往大於後者。
下拉電阻的作用:所見不多,常見的是接到一個器件的輸入端,多作為抗幹擾使用。這是由於一般的IC的輸入端懸空時易受幹擾或器件掃描時有間隙泄漏電壓而影響電路的性能。後者,我們在某批設備中曾碰到過。
上拉電阻的阻值主要是要顧及端口的低電平吸入電流的能力。例如在5V電壓下,加1K上拉電阻,將會給端口低電平狀態增加5mA的吸入電流。在端口能承受的條件下,上拉電阻小一點為好。
提高負載能力、提高直流工作電平無信號是給電路提供確定的電平。
上拉 一端接vcc,一端接在引腳上
下拉:一端接gnd,一端接在引腳上
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
微波功率管
微波開關
微波連接器
微波器件
微波三極管
微波振蕩器
微電機
微調電容
微動開關
微蜂窩
位置傳感器
溫度保險絲
溫度傳感器
溫控開關
溫控可控矽
聞泰
穩壓電源
穩壓二極管
穩壓管
無焊端子
無線充電
無線監控
無源濾波器
五金工具
物聯網
顯示模塊
顯微鏡結構
線圈
線繞電位器
線繞電阻


