高速ADC電源的詳細設計方案
發布時間:2011-02-16
中心議題:
- 電源抑製介紹
- 電源測試
- 電源噪聲分析
當今許多應用要求高速采樣模數轉換器(ADC)具有12位(wei)或(huo)以(yi)上(shang)的(de)分(fen)辨(bian)率(lv),以(yi)便(bian)用(yong)戶(hu)能(neng)夠(gou)進(jin)行(xing)更(geng)精(jing)確(que)的(de)係(xi)統(tong)測(ce)量(liang)。遺(yi)憾(han)的(de)是(shi),更(geng)高(gao)的(de)分(fen)辨(bian)率(lv)也(ye)意(yi)味(wei)著(zhe)係(xi)統(tong)對(dui)噪(zao)聲(sheng)更(geng)加(jia)敏(min)感(gan)。係(xi)統(tong)分(fen)辨(bian)率(lv)每(mei)提(ti)高(gao)一(yi)位(wei),例(li)如(ru)從(cong)12位提高到13位,係統對噪聲的敏感度就會提高一倍。因此,對於ADC設計,設計人員必須考慮一個常常被遺忘的噪聲源——係統電源。ADC是敏感器件,為了實現數據手冊所述的最佳額定性能,應當同等看待模擬、時鍾和電源等所有輸入端。噪聲來源眾多,形式多樣,噪聲輻射會影響性能。
當今電子業界的時髦概念是新設計在降低成本的同時還要“綠色環保”。具體到便攜式應用,它要求降低功耗、簡化散熱管理、最大化電源效率並延長電池使用時間。然而,大多數ADCdeshujushoucejianyishiyongxianxingdianyuan,yinweiqizaoshengdiyukaiguandianyuan。zhezaimouxieqingkuangxiakenengqueshiruci,danxindejishujinbuyijingzhengming,kaiguandianyuanyekeyiyongyutongxinheyiliaoyingyong。
本文介紹對於了解高速ADC電源設計至關重要的各種測試測量方法。為了確定轉換器對供電軌噪聲影響的敏感度,以及確定供電軌必須處於何種噪聲水平才能使ADC實現預期性能,有兩種測試十分有用:一般稱為電源抑製比(PSRR)和電源調製比(PSMR)。
何謂電源抑製
當供電軌上有噪聲時,決定ADC性能的因素主要有兩個,它們是PSRR-dc、PSRR-ac和PSMR。PSRR-dc指電源電壓的變化與由此產生的ADC增益或失調誤差的變化之比值,它可以用最低有效位(LSB)的分數、百分比或對數dB (PSR = 20 × log10 (PSRR))來表示,通常規定采用直流條件。
但是,這種方法隻能揭示ADC的(de)一(yi)個(ge)額(e)定(ding)參(can)數(shu)隨(sui)電(dian)源(yuan)電(dian)壓(ya)可(ke)能(neng)會(hui)如(ru)何(he)變(bian)化(hua),因(yin)此(ci)無(wu)法(fa)證(zheng)明(ming)轉(zhuan)換(huan)器(qi)的(de)穩(wen)定(ding)性(xing)。更(geng)好(hao)的(de)方(fang)法(fa)是(shi)在(zai)直(zhi)流(liu)電(dian)源(yuan)之(zhi)上(shang)施(shi)加(jia)一(yi)個(ge)交(jiao)流(liu)信(xin)號(hao),然(ran)後(hou)測(ce)試(shi)電(dian)源(yuan)抑(yi)製(zhi)性(xing)能(neng)(PSRR-ac),從而主動通過轉換器電路耦合信號(噪聲源)。這種方法本質上是對轉換器進行衰減,將其自身表現為雜散(噪聲),它(ta)會(hui)以(yi)某(mou)一(yi)給(gei)定(ding)幅(fu)度(du)提(ti)升(sheng)至(zhi)超(chao)過(guo)轉(zhuan)換(huan)器(qi)的(de)噪(zao)聲(sheng)基(ji)底(di)值(zhi)。其(qi)意(yi)義(yi)是(shi)表(biao)明(ming)在(zai)注(zhu)入(ru)噪(zao)聲(sheng)和(he)幅(fu)度(du)給(gei)定(ding)的(de)條(tiao)件(jian)下(xia)轉(zhuan)換(huan)器(qi)何(he)時(shi)會(hui)崩(beng)潰(kui)。同(tong)時(shi),這(zhe)也(ye)能(neng)讓(rang)設(she)計(ji)人(ren)員(yuan)了(le)解(jie)到(dao)多(duo)大(da)的(de)電(dian)源(yuan)噪(zao)聲(sheng)會(hui)影(ying)響(xiang)信(xin)號(hao)或(huo)加(jia)入(ru)到(dao)信(xin)號(hao)中(zhong)。PSMR則(ze)以(yi)不(bu)同(tong)的(de)方(fang)式(shi)影(ying)響(xiang)轉(zhuan)換(huan)器(qi),它(ta)表(biao)明(ming)當(dang)與(yu)施(shi)加(jia)的(de)模(mo)擬(ni)輸(shu)入(ru)信(xin)號(hao)進(jin)行(xing)調(tiao)製(zhi)時(shi),轉(zhuan)換(huan)器(qi)對(dui)電(dian)源(yuan)噪(zao)聲(sheng)影(ying)響(xiang)的(de)敏(min)感(gan)度(du)。這(zhe)種(zhong)影(ying)響(xiang)表(biao)現(xian)為(wei)施(shi)加(jia)於(yu)轉(zhuan)換(huan)器(qi)的(de)IF頻率附近的調製,如果電源設計不嚴謹,它可能會嚴重破壞載波邊帶。
總zong之zhi,電dian源yuan噪zao聲sheng應ying當dang像xiang轉zhuan換huan器qi的de任ren何he其qi它ta輸shu入ru一yi樣yang進jin行xing測ce試shi和he處chu理li。用yong戶hu必bi須xu了le解jie係xi統tong電dian源yuan噪zao聲sheng,否fou則ze電dian源yuan噪zao聲sheng會hui提ti高gao轉zhuan換huan器qi噪zao聲sheng基ji底di,限xian製zhi整zheng個ge係xi統tong的de動dong態tai範fan圍wei。
電源測試

圖1所示為在係統板上測量ADC PSRR的設置。分別測量每個電源,以便更好地了解當一個交流信號施加於待測電源之上時,ADC的動態特性。開始時使用一個高容值電容,例如100uF非極化電解質電容。采用1mH的電感來充當直流電源的交流阻斷器,一般將它稱為“偏置-T”,可以購買采用連接器式封裝的產品。
使用示波器測量交流信號的幅度,將一個示波器探針放在電源進入待測ADC的電源引腳上。為簡化起見,將施加於電源上的交流信號量定義為一個與轉換器輸入滿量程相關的值。例如,如果ADC的滿量程為2Vpp,則使用200mVpp或-20dB。接下來讓轉換器的輸入端接地(不施加模擬信號),查找噪聲基底/FFT頻譜中處於測試頻率的誤差雜散,如圖2所示。若要計算PSRR,隻需從FFT頻譜上所示的誤差雜散值中減去–20dB即可。例如,如果誤差雜散出現在噪聲基底的-80dB處,則PSRR為-80dB - (-20dB),即-60dB(PSRR = 誤差雜散(dB) - 示波器測量結果(dB))。-60dB的值似乎不太正常,但如果換算成電壓,它相當於1 mV/V(或10-60/20),這個數字對於任何轉換器數據手冊中的PSRR規格而言都並不鮮見。

下一步是改變交流信號的頻率和幅度,以便確定ADC在係統板中的PSRR特性。數據手冊中的大部分數值是典型值,可能隻針對最差工作條件或最差性能的電源。例如,相對於其它電源,+5 V模(mo)擬(ni)電(dian)源(yuan)可(ke)能(neng)是(shi)最(zui)差(cha)的(de)。應(ying)確(que)保(bao)所(suo)有(you)電(dian)源(yuan)的(de)特(te)性(xing)都(dou)有(you)說(shuo)明(ming),如(ru)果(guo)說(shuo)明(ming)得(de)不(bu)全(quan)麵(mian),請(qing)谘(zi)詢(xun)廠(chang)家(jia)。這(zhe)樣(yang),設(she)計(ji)人(ren)員(yuan)將(jiang)能(neng)為(wei)每(mei)個(ge)電(dian)源(yuan)設(she)置(zhi)適(shi)當(dang)的(de)設(she)計(ji)約(yue)束(shu)條(tiao)件(jian)。
請記住,使用LC配置測試PSRR/PSMR時有一個缺點。當掃描目標頻段時,為使ADC電源引腳達到所需的輸入電平,波形發生器輸出端所需的信號電平可能非常高。這是因為LC配置會在某一頻率(該頻率取決於所選的值)xingchengxianbolvboqi。zhehuidadazengjiaxianbolvboqichudejiedidianliu,gaidianliukenenghuijinrumonishuruduan。yaojiejuezheyiwenti,zhixuzaiceshipinlvzaochengceliangkunnanshihuanruxindeLC值。這裏還應注意,LC網絡在直流條件下也會發生損耗。記住要在ADC的電源引腳上測量直流電源,以便補償該損耗。例如,+5V電源經過LC網絡後,係統板上可能隻有+4.8V。要補償該損耗,隻需升高電源電壓即可。
[page]
PSMR的測量方式基本上與PSRR相同。不過在測量PSMR時,需將一個模擬輸入頻率施加於測試設置,如圖3所示。

另一個區別是僅在低頻施加調製或誤差信號,目的是觀察此信號與施加於轉換器的模擬輸入頻率的混頻效應。對於這種測試,通常使用1-100kHz 頻(pin)率(lv)。隻(zhi)要(yao)能(neng)在(zai)基(ji)頻(pin)周(zhou)圍(wei)看(kan)到(dao)誤(wu)差(cha)信(xin)號(hao)即(ji)混(hun)頻(pin)結(jie)果(guo),則(ze)說(shuo)明(ming)誤(wu)差(cha)信(xin)號(hao)的(de)幅(fu)度(du)可(ke)以(yi)保(bao)持(chi)相(xiang)對(dui)恒(heng)定(ding)。但(dan)也(ye)不(bu)妨(fang)改(gai)變(bian)所(suo)施(shi)加(jia)的(de)調(tiao)製(zhi)誤(wu)差(cha)信(xin)號(hao)幅(fu)度(du),以(yi)便(bian)進(jin)行(xing)檢(jian)查(zha),確(que)保(bao)此(ci)值(zhi)恒(heng)定(ding)。為(wei)了(le)獲(huo)得(de)最(zui)終(zhong)結(jie)果(guo),最(zui)高(gao)(最差)調製雜散相對於基頻的幅度之差將決定PSMR規格。圖4所示為實測PSMR FFT頻譜的示例。

電源噪聲分析
對於轉換器和最終的係統而言,必須確保任意給定輸入上的噪聲不會影響性能。前麵已經介紹了PSRR、PSMRjiqizhongyaoyiyi,xiamianjiangtongguoyigeshilishuomingruheyingyongsuocededeshuzhi。gaishilijiangyouzhuyushejirenyuanmingbai,weilelejiedianyuanzaoshengbingmanzuxitongshejixuqiu,yingdangzhuyinaxiefangmianyijiruhezhengquesheji。
首先選擇轉換器,然後選擇調節器、LDO、開關調節器或其它器件。並非所有調節器都適用。應當查看調節器數據手冊中的噪聲和紋波指標,以及開關頻率(如果使用開關調節器)。典型調節器在100 kHz帶寬內可能具有10 μV rms噪聲。假設該噪聲為白噪聲,則它在目標頻段內相當於31.6 nVrms/rt-Hz的噪聲密度。
接著檢查轉換器的電源抑製指標,了解轉換器的性能何時會因為電源噪聲而下降。在fs/2的第一奈奎斯特區,大多數高速轉換器的PSRR典型值為 60 dB (1 mV/V)。如果數據手冊未給出該值,請按照上述方法進行測量,或者詢問廠家。
使用一個2Vpp滿量程輸入範圍、78dB SNR和125MSPS采樣速率的16位ADC,其噪聲基底為11.26 nVrms。任何來源的噪聲都必須低於此值,以防其影響轉換器。在第一奈奎斯特區,轉換器噪聲將是89.02 μV rms (11.26 nVrms/rt-Hz) × sqrt(125MHz/2)。雖然調節器的噪聲(31.6 nv/rt-Hz)是轉換器的兩倍以上,但轉換器有60dB的PSRR,它會將開關調節器的噪聲抑製到31.6 pV/rt-Hz (31.6 nV/rt-Hz × 1 mV/V)。這一噪聲比轉換器的噪聲基底小得多,因此調節器的噪聲不會降低轉換器的性能。
電源濾波、接地和布局同樣重要。在ADC電源引腳上增加0.1μF電dian容rong可ke使shi噪zao聲sheng低di於yu上shang述shu計ji算suan值zhi。請qing記ji住zhu,某mou些xie電dian源yuan引yin腳jiao吸xi取qu的de電dian流liu較jiao多duo,或huo者zhe比bi其qi它ta電dian源yuan引yin腳jiao更geng敏min感gan。因yin此ci應ying當dang慎shen用yong去qu耦ou電dian容rong,但dan要yao注zhu意yi某mou些xie電dian源yuan引yin腳jiao可ke能neng需xu要yao額e外wai的de去qu耦ou電dian容rong。在zai電dian源yuan輸shu出chu端duan增zeng加jia一yi個ge簡jian單dan的deLC濾波器也有助於降低噪聲。不過,當使用開關調節器時,級聯濾波器能將噪聲抑製到更低水平。需要記住的是,每增加一級增益就會每10倍頻程增加大約20dB。
zuihouxuyaozhuyideyidianshi,shangshufenxijinzhenduidangezhuanhuanqieryan。ruguoxitongshejidaoduogezhuanhuanqihuotongdao,zaoshengfenxijiangyousuobutong。liru,chaoshengxitongcaiyongxuduoADC通道,這些通道以數字方式求和來提高動態範圍。基本原理是:通道數量每增加一倍,轉換器/係統的噪聲基底就會降低3dB。對於上例,如果使用兩個轉換器,轉換器的噪聲基底將變為一半(-3dB);如果使用四個轉換器,噪聲基底將變為-6dB。之所以如此,是因為每個轉換器可以當作不相關的噪聲源來對待。不相關噪聲源彼此之間是獨立的,因此可以進行RSS(平方和的平方根)計算。最終,隨著通道數量增加,係統的噪聲基底降低,係統將變得更敏感,對電源的設計約束條件也更嚴格。
本文小結
要想消除應用中的所有電源噪聲是不可能的。任何係統都不可能完全不受電源噪聲的影響。因此,作為ADC的用戶,設計人員必須在電源設計和布局布線階段就做好積極應對。下麵是一些有用的提示,可幫助設計人員最大程度地提高PCB對電源變化的抗擾度:
對到達係統板的所有電源軌和總線電壓去耦。
記住:每增加一級增益就會每10倍頻程增加大約20 dB。
如果電源引線較長並為特定IC、器件和/或區域供電,則應再次去耦。
對高頻和低頻都要去耦。
去耦電容接地前的電源入口點常常使用串聯鐵氧體磁珠。對進入係統板的每個電源電壓都要這樣做,無論它是來自LDO還是來自開關調節器。
對於加入的電容,應使用緊密疊置的電源和接地層(間距≤4密爾),從而使PCB設計本身具備高頻去耦能力。
同任何良好的電路板布局一樣,電源應遠離敏感的模擬電路,如ADC的前端級和時鍾電路等。
良好的電路分割至關重要,可以將一些元件放在PCB的背麵以增強隔離。
注意接地返回路徑,特別是數字側,確保數字瞬變不會返回到電路板的模擬部分。某些情況下,分離接地層也可能有用。
將模擬和數字參考元件保持在各自的層麵上。這一常規做法可增強對噪聲和耦合交互作用的隔離。
遵循IC製造商的建議;如果應用筆記或數據手冊沒有直接說明,則應研究評估板。這些都是非常好的起步工具。
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 從機械執行到智能互動:移遠Q-Robotbox助力具身智能加速落地
- 品英Pickering將亮相2026航空電子國際論壇,展示航電與電池測試前沿方案
- 模擬芯片設計師的噩夢:晶體管差1毫伏就廢了,溫度升1度特性全飄
- 3A大電流僅需3x1.6mm?意法半導體DCP3603重新定義電源設計
- 芯科科技Tech Talks與藍牙亞洲大會聯動,線上線下賦能物聯網創新
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall


