低功耗與高可靠兼得!Cadence與微軟攜手,共推麵向未來AI的基礎設施內存技術
發布時間:2026-01-23 責任編輯:lina
【導讀】麵對人工智能與數據中心應用對內存性能與可靠性的雙重極致需求,全球領先的EDA與IP供應商Cadence(楷登電子) 近日聯合微軟,推出了業界矚目的高可靠性內存解決方案。該方案將Cadence經驗證的LPDDR5X IP(速率高達9600Mbps)與微軟創新的RAIDDR ECC(冗餘獨立雙倍數據速率陣列糾錯碼) 技術深度融合,旨在為企業和數據中心提供前所未有的高性能、低di功gong耗hao與yu企qi業ye級ji數shu據ju完wan整zheng性xing保bao障zhang。微wei軟ruan已yi成cheng為wei該gai方fang案an的de首shou個ge采cai用yong者zhe,標biao誌zhi著zhe下xia一yi代dai低di功gong耗hao內nei存cun技ji術shu正zheng邁mai入ru以yi超chao高gao可ke靠kao性xing為wei核he心xin的de新xin階jie段duan。
2026 年 1 月 19 日,麵對人工智能與數據中心應用對內存性能與可靠性的雙重極致需求,全球領先的EDA與IP供應商Cadence(楷登電子) 近日聯合微軟,推出了業界矚目的高可靠性內存解決方案。該方案將Cadence經驗證的LPDDR5X IP(速率高達9600Mbps)與微軟創新的RAIDDR ECC(冗餘獨立雙倍數據速率陣列糾錯碼) 技術深度融合,旨在為企業和數據中心提供前所未有的高性能、低di功gong耗hao與yu企qi業ye級ji數shu據ju完wan整zheng性xing保bao障zhang。微wei軟ruan已yi成cheng為wei該gai方fang案an的de首shou個ge采cai用yong者zhe,標biao誌zhi著zhe下xia一yi代dai低di功gong耗hao內nei存cun技ji術shu正zheng邁mai入ru以yi超chao高gao可ke靠kao性xing為wei核he心xin的de新xin階jie段duan。
在 AI 基礎設施構建浪潮中,LPDDR5X 憑借其在處理 AI、HPC 及其他內存密集型工作負載方麵的卓越能效與性能,正逐漸受到數據中心的青睞。盡管基於 LPDDR5X 的係統能降低功耗並縮短運行時間,但超大規模數據中心運營商始終麵臨一種困境,即功耗、性能、麵積(PPA)與 DDR5 內存的可靠性、可用性、可維護性(RAS)難以兼得。
新推出的這一內存 IP 係統解決方案基於 LPDDR5X DRAM 技術,在緊湊封裝中保持了 PPA 優勢,同時實現了企業級 RAS。該解決方案支持高達 9600Mbps 的數據傳輸速率,其邊帶 ECC 性能可媲美傳統 DDR5 ECC 實現方案,堪稱數據中心應用的理想之選。
該方案的核心是微軟的 RAIDDR ECC 編碼方案——一種新一代糾錯算法,它實現了接近單顆粒數據校正(SDDC)的精度,以極低的邏輯開銷實現業界領先的準確度與故障檢測能力。RAIDDR 的防護級別等同於傳統 DDR5 RDIMM 應用中基於符號的 ECC 算法。
該款新內存係統解決方案的核心優勢包括:
●支持采用 LPDDR5X DRAM 的 40 比特通道
●兼具 9600Mbps 高性能與低功耗特性
●企業級 RAS 性能,可靠性媲美 DDR5 標準的基於符號的 ECC 技術
●支持邊帶 ECC,最大化通道帶寬利用率
●緊湊型封裝設計,適配空間有限的係統
“我們的 LPDDR5X 9600Mbps 係統解決方案標誌著麵向企業和數據中心市場的內存創新達到了重要裏程碑,”Cadence 高級副總裁兼芯片解決方案事業部總經理 Boyd Phelps 表示,“通過將 LPDDR5X 的高速和能效優勢,與微軟 RAIDDR ECC 創新技術的可靠性相結合,我們交付的解決方案在高性能、低功耗內存係統領域實現了突破。”
“微軟很榮幸推出 RAIDDR——新一代企業級 DRAM 符號級 ECC 算法。該算法能提供卓越的準確性與可靠性,”微軟係統規劃與架構企業副總裁 Saurabh Dighe 表示,“通過與 Cadence 合作並借助其 LPDDR5X 係統 IP,我們正在推動行業采用高性能、低功耗的數據中心解決方案。”
Cadence 的內存 IP 解決方案以完整子係統解決方案的形式提供,專為高性能 AI 訓練和推理應用而設計。2025 年 7 月,Cadence 推出了業界首款運行速率達 14.4Gbps 的 LPDDR6 內存 IP 係統解決方案,為客戶未來的性能升級提供了強大的技術路線圖。Cadence 為 HPC 和 AI 應用提供了全麵的、經過矽驗證和 PPA 優化的內存與接口 IP 產品組合,包括關鍵行業標準的最新版本,如 LPDDR、HBM、DDR5、PCI Express®(PCIe®)、Universal Chiplet Interconnect Express™(UCIe™)、UALink、Ultra Ethernet 以及高速以太網,還提供包含驗證 IP 且支持小芯片(chiplet)技術(包括 3D-IC)的各種廣泛解決方案。
有關 Cadence LPDDR 內存解決方案的詳細信息,請訪問 LPDDR 登錄頁麵。
關於 Cadence
Cadence 是 AI 和數字孿生領域的市場領導者,率先使用計算軟件加速從矽片到係統的工程設計創新。我們的設計解決方案基於 Cadence 的 Intelligent System Design™ 戰略,可幫助全球領先的半導體和係統公司構建下一代產品(從芯片到全機電係統),服務超大規模計算、移動通信、汽車、航空航天、工業、生命科學和機器人等領域。2024 年,Cadence® 榮登《華爾街日報》評選的“全球最佳管理成效公司 100 強”榜單。Cadence 解決方案提供無限機會。
推薦閱讀:
學子專區—ADALM2000實驗指南:二極管環形調製器的設計
單芯片幹翻傳統方案!兩相升壓轉換器如何將低壓大功率密度拉滿?
CES 2026現場直擊:XMOS新一代DSP亮相CES,多款終端產品落地開花
異構計算新力量!米爾推出基於AMD MPSoC的高性能異構計算平台
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 芯科科技Tech Talks與藍牙亞洲大會聯動,線上線下賦能物聯網創新
- 冬季續航縮水怎麼辦?揭秘熱管理係統背後的芯片力量
- 從HDMI 2.1到UFS 5.0:SmartDV以領先IP矩陣夯實邊緣計算基石
- 小空間也能實現低噪供電!精密測量雙極性電源選型指南,覆蓋小功率到大電流全場景
- 直擊藍牙亞洲大會 2026:Nordic 九大核心場景演繹“萬物互聯”新體驗
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall




