邏輯分析儀在嵌入式係統調試中的應用
發布時間:2011-06-02 來源:浙江大學電子信息技術與係統研究所
中心議題:
- 邏輯分析儀介紹
- 邏輯分析儀的應用
- 配合調試工具單步調試程序
rujin,qianrushixitongdegongnengyuelaiyueqiang,danshejiheyanzhengwentiyebiandeyuelaiyuefuza。shanyongluojifenxiyi,keyitigaozhazhaohejiejuewentidexiaolv,youqishizuikunraoqianrushixitonggongchengshideshixuwentiheyixieyingjianbenshenguyoudewenti。
邏輯分析儀介紹
邏輯分析儀(Logic Analyzer)是(shi)一(yi)種(zhong)數(shu)字(zi)數(shu)據(ju)域(yu)測(ce)試(shi)的(de)常(chang)用(yong)儀(yi)器(qi),它(ta)可(ke)以(yi)把(ba)測(ce)試(shi)通(tong)道(dao)上(shang)的(de)邏(luo)輯(ji)信(xin)號(hao)捕(bu)捉(zhuo)並(bing)存(cun)儲(chu)下(xia)來(lai),供(gong)設(she)計(ji)人(ren)員(yuan)分(fen)析(xi)。與(yu)示(shi)波(bo)器(qi)相(xiang)比(bi),邏(luo)輯(ji)分(fen)析(xi)儀(yi)具(ju)有(you)測(ce)量(liang)通(tong)道(dao)數(shu)多(duo)(一般有32個通道);觸發功能完善;分析功能強大等優點。
邏輯分析儀主要的技術指標有:
* 最高采樣頻率:最高采樣頻率越高,捕獲帶寬越高。
* 通道數:通道數越多,能同時捕獲的信號數也就越多。
* 存儲深度:存儲深度越大,能夠記錄的數據就越多。
* 輸入阻抗:輸入阻抗越高,對被測信號的影響越小。
* 觸發方式:觸發方式越多,使用起來越靈活。
其它技術指標還有:觸發門限電平範圍、是否有協議分析工具等等,這些都決定了邏輯分析儀的性能。
現在,邏輯分析儀的發展出現了兩種趨勢:傳統邏輯分析儀和虛擬邏輯分析儀。傳統邏輯分析儀功能強大,數據采集、分析和波形顯示融於一身,但是價格十分昂貴;虛擬邏輯分析儀是PC技術和測量技術結合的產物,觸發和記錄功能由虛擬邏輯分析儀硬件完成,波形顯示、輸入設置等功能由PC機去完成,因此不會對邏輯分析儀性能造成影響,同時節省了顯示和輸入方麵的成本,在開發工程師熟悉的Windows操作係統下工作操作起來更加方便。與傳統邏輯分析儀相比虛擬邏輯分析儀具有質優價廉、方麵使用等優點。

圖1 液晶時序圖

圖2 驅動數碼管的時序圖

圖3 讀寫E2PROM存儲器時序圖

圖4 經I2C分析插件解碼後的時序圖[page]

圖5 SD卡CMD0命令時序圖
應用
通(tong)常(chang),嵌(qian)入(ru)式(shi)係(xi)統(tong)設(she)計(ji)可(ke)以(yi)分(fen)為(wei)硬(ying)件(jian)部(bu)分(fen)和(he)軟(ruan)件(jian)部(bu)分(fen),從(cong)硬(ying)件(jian)電(dian)路(lu)的(de)調(tiao)試(shi)到(dao)驅(qu)動(dong)程(cheng)序(xu)的(de)測(ce)試(shi)幾(ji)乎(hu)都(dou)需(xu)要(yao)邏(luo)輯(ji)分(fen)析(xi)儀(yi)的(de)幫(bang)助(zhu)。邏(luo)輯(ji)分(fen)析(xi)儀(yi)在(zai)嵌(qian)入(ru)式(shi)係(xi)統(tong)調(tiao)試(shi)中(zhong)的(de)應(ying)用(yong)可(ke)以(yi)分(fen)為(wei)三(san)個(ge)層(ceng)次(ci):
第一層:測試信號的時序和時間,這是邏輯分析儀最基本的應用;
第二層:利用邏輯分析協議分析的輔助功能,分析總線協議;
第三層:在線仿真器一起構成組合調試平台,調試驅動程序。
捕獲毛刺
由於信號間延時不同,多路信號同時變化的瞬間往往會導致邏輯電路輸出中一些不正確的尖峰信號,這些尖峰信號稱為“毛刺”。另外,如果設備運行的環境比較惡劣,也會有高頻信號串入電路,造成毛刺。如果讓“毛刺”進入時鍾、清零和置位等對毛刺敏感的輸入端口,將會使電路產生不可預知的結果。
確定關鍵信號的建立時間和保持時間
建立時間(setup time)是指在觸發器的時鍾信號上升沿到來以前,數據穩定不變的時間,如果建立時間不夠,數據將不能在這個時鍾上升沿被打入觸發器;保持時間(hold time)是指在觸發器的時鍾信號上升沿到來以後,數據穩定不變的時間,如果保持時間不夠,數據同樣不能被打入觸發器。
液晶既是一個慢速設備也是一個對時序很敏感的設備。如果數據的建立時間不夠,很容易顯示亂碼。圖1是利用邏輯分析儀捕獲的液晶總線時序,並利用測量點來獲取建立時間和保持時間的信息。
驗證電路邏輯
電路設計好後,通常利用邏輯分析儀對輸入輸出信號進行采集分析,這樣可以比較可靠的驗證電路的邏輯功能。筆者為NiosII處理器設計了一個用於動態掃描8位數碼管的IP核,由邏輯分析儀捕獲的數據輸出如圖2所示。
分析總線協議
在確定關鍵信號路徑上無“毛刺”幹擾,且建立時間和保持時間符合器件時序要求後,下一步就是分析器件間是否能正常傳輸數據,即協議是否正確。 MCU通過I2C總線對兩個外部E2PROM存儲器(器件地址分別是0xA0和0xA2)進行操作的時序圖如所示。
若工程師要根據邏輯電平的高低進行人工分析,顯然十分困難,更不要說區分哪些數據是發給E2PROM1的,哪些數據是發給E2PROM2的。這時,可以啟動邏輯分析儀的I2C分析插件。
常見的總線分析插件還有SPI總線、UART、1-WIRE、CF協議分析等。插件的種類會因廠商的不同而不同。
配合調試工具單步調試程序
嵌入式係統的開發人員通常使用在線仿真器(ICE)來完成軟件的調試,但隨著嵌入式係統複雜性的提高,單純的軟件調試已經很難適應需求。在線仿真器+邏輯分析儀已經構成一種新的組合調試平台。借助邏輯分析儀可以發現許多隱匿很深的問題。例如,筆者在為NiosII處理器開發SD卡驅動的時候,遇到一個很奇怪的情況,SD卡命令已正確發送,邏輯分析儀也捕捉到了有效應答信號,如圖5所示,但是程序仍然返回應答信號等待超時錯誤。
單步調試程序發現,雖然邏輯分析儀捕捉到了有效應答信號,但是由SPI核讀入數據卻是0x80,即SD卡忙。最後,問題的原因是,Altera公司提供的SPI 核的CPOL=1,CPHA=0模式並不適合SD卡,將SPI核的工作模式設為CPOL=1,CPHA=1則驅動程序就可以正常工作了。
綜zong上shang所suo述shu,邏luo輯ji分fen析xi儀yi在zai嵌qian入ru式shi係xi統tong調tiao試shi中zhong的de應ying用yong可ke以yi從cong基ji本ben數shu字zi電dian路lu的de時shi序xu分fen析xi到dao器qi件jian間jian總zong線xian協xie議yi的de分fen析xi,還hai以yi配pei合he在zai線xian仿fang真zhen器qi調tiao試shi驅qu動dong軟ruan件jian。借jie助zhu在zai線xian仿fang真zhen器qi+邏輯分析儀這種新的調試平台,可以提高查找和解決問題的效率,增加產品的可靠性並能加快產品的上市速度。
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 貿澤EIT係列新一期,探索AI如何重塑日常科技與用戶體驗
- 算力爆發遇上電源革新,大聯大世平集團攜手晶豐明源線上研討會解鎖應用落地
- 創新不止,創芯不已:第六屆ICDIA創芯展8月南京盛大啟幕!
- AI時代,為什麼存儲基礎設施的可靠性決定數據中心的經濟效益
- 築基AI4S:摩爾線程全功能GPU加速中國生命科學自主生態
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall




