電磁幹擾的產生及PCB設計中的抑製方案
發布時間:2017-04-17 來源:潘宇倩,白東煒 責任編輯:wenwei
【導讀】電磁兼容性(EMC)常(chang)是(shi)製(zhi)約(yue)設(she)備(bei)間(jian)匹(pi)配(pei)性(xing)和(he)正(zheng)常(chang)性(xing)能(neng)實(shi)現(xian)的(de)重(zhong)要(yao)因(yin)素(su),因(yin)此(ci)電(dian)磁(ci)兼(jian)容(rong)性(xing)設(she)計(ji)也(ye)是(shi)航(hang)天(tian)器(qi)設(she)計(ji)中(zhong)要(yao)考(kao)慮(lv)的(de)關(guan)鍵(jian)因(yin)素(su)。文(wen)章(zhang)主(zhu)要(yao)介(jie)紹(shao)了(le)電(dian)磁(ci)幹(gan)擾(rao)的(de)產(chan)生(sheng)原(yuan)因(yin),並(bing)從(cong)合(he)理(li)布(bu)局(ju)與(yu)布(bu)線(xian)、電容的設計、邏輯電路的使用等方麵論述了如何在印製電路板(PCB)設計過程中減少電磁幹擾。
1 引言
電磁兼容性(Electromagnetic Compatibility,EMC)是指“一種器件、設備或係統的性能,它可以使其在自身環境下正常工作並且不會對此環境中任何其他設備產生強烈電磁幹擾(IEEEC 63.12-1987)”。對於無線接收設備來說,采用非連續頻譜可部分實現EMC性能,但很多例子也表明EMC並不是總能做到。例如在電腦和測試設備之間、打印機和台式電腦間、蜂窩電話和醫療儀器之間等都具有高頻幹擾,我們把這種幹擾稱為電磁幹擾(Elec-tromagnetic Interference,EMI)。電磁幹擾是指那些不希望產生的、影響器件或係統正常工作的雜波信號
。
所有電器和電子設備工作時都會有間歇或連續性的電壓或電流變化,有時變化速率還相當快,這樣
會導致在不同頻率內或頻帶間產生電磁能量,而相應的電路則會將這種能量發射到周圍的環境中。
EMI有兩條途徑離開或進入一個電路:輻射和傳導。信號輻射是通過外殼的縫、槽、開孔或其他缺口泄漏出去;傳導則通過耦合到電源、信號和控製線上離開外殼,在開放的空間中自由輻射,從而產生幹擾。
形成EMI必須具備三個基本要素:
(1)傳導或輻射的電磁幹擾源;
(2)耦合路徑;
(3)敏感部件(設備)。
例如在印製電路板(Printed Circuit Board,PCB)中,電磁幹擾源於頻率發生電路、塑料封裝元件等的電磁輻射、地線反彈噪聲、過長傳輸線及電纜互聯等;耦合路徑為能夠傳輸射頻(Radio Frequen-cy,RF)能量的介質;如自由空間或金屬互聯等;敏感部件指能夠接收RF幹擾信號的器件。
2 PCB中存在電磁幹擾的原因
根據電磁場的基本理論,當外部傳輸線或PCB印製線中存在有RFdianliushi,dianliucongdianliuyuanliudaofuzaihou,bixutongguofanhuilujingfanhuidaodianliuyuan,zheyangxingchenglebihedianliuhuanlu,bianhuichanshengcichang,gaicichangtongshiyouhuichanshengyigefushedianchang。zheyang,通過電磁場的交互作用實現了RF能量的產生與傳播。因為PCB印製線與RF電流返回路徑間存在有一定的物理距離,磁場與返回結構間的磁通耦合將隻能接近而不能達到100%,這種一定量的未被耦合到返回結構的殘餘RF電流是PCB中引起電磁幹擾的主要原因,如圖1所示。

印(yin)製(zhi)電(dian)路(lu)板(ban)中(zhong)的(de)電(dian)磁(ci)幹(gan)擾(rao)問(wen)題(ti)包(bao)括(kuo)公(gong)共(gong)阻(zu)抗(kang)耦(ou)合(he)和(he)串(chuan)擾(rao),高(gao)頻(pin)載(zai)流(liu)導(dao)線(xian)產(chan)生(sheng)的(de)輻(fu)射(she),印(yin)製(zhi)線(xian)條(tiao)對(dui)高(gao)頻(pin)輻(fu)射(she)的(de)感(gan)應(ying)等(deng)。其(qi)中(zhong)以(yi)高(gao)頻(pin)輻(fu)射(she)問(wen)題(ti)最(zui)為(wei)嚴(yan)重(zhong),這(zhe)是(shi)因(yin)為(wei)電(dian)源(yuan)線(xian)、jiedixianjixinhaoxiandezukanghuisuizhepinlvdezenggaoerzengda,gujiaoyitongguogonggongzukangouhechanshengganrao,tongshipinlvzenggaoshidexianlujianjishengdianrongderongkangjianxiao,yinerchuanraogengyifasheng。dangmonidianluheshuzidianluzaitongyikuaiyinzhidianlubanshanghunzhuangshi,ruodianyuanyudixiangongyong,zekenengchanshengyanzhongdegonggongzukangouhewenti,zaidixianhuiluzhongchanshengdeganraodianya,yanzhongshikenenggaoyujiezaigonggonghuiluzhongdemoniheshuzidianludezaoyinrongxian,erzaochengshebeigongzuodebuwending
。
3 PCB的EMC設計
3.1 合理布局與布線
在zai設she備bei內nei部bu,布bu局ju或huo布bu線xian不bu當dang是shi造zao成cheng幹gan擾rao的de首shou要yao原yuan因yin,大da多duo數shu的de幹gan擾rao是shi發fa生sheng在zai模mo擬ni數shu字zi混hun排pai的de布bu局ju網wang或huo布bu線xian不bu當dang的de印yin製zhi線xian之zhi間jian。所suo以yi正zheng確que的de布bu局ju和he布bu線xian是shi設she備bei可ke靠kao運yun行xing的de基ji本ben保bao證zheng之zhi一yi。線xian間jian耦ou合he不bu外wai乎hu是shi低di頻pin磁ci場chang的de電dian感gan耦ou合he和he高gao電dian壓ya下xia的de電dian容rong耦ou合he,線xian間jian距ju離li越yue近jin,則ze線xian間jian的de互hu感gan和he靜jing電dian容rong就jiu越yue大da。對dui於yu磁ci場chang耦ou合he來lai說shuo,兩liang電dian路lu間jian的de耦ou合he情qing況kuang與yu幹gan擾rao信xin號hao的de頻pin率lv、線路上流動的電流、線路間的距離、線路和地間的距離、耦合路徑的長度以及屏蔽層的接地方式有關。對電容耦合來說,電路間的耦合情況同樣也與幹擾信號的頻率、線間距離、屏蔽情況、線路上的電壓高低等因素有關。因此,合理布局和布線是PCB的EMC設計的關鍵,下麵提出具體的設計方案。
當高速、zhongsuhedisushuzidianluhunyongshi,zaiyinzhibanshangyaogeitamenfenpeibutongdebujuquyu。duididianpingmonidianluheshuziluojidianluyaojinkenengdifenli。yinweizhezhongbujukeyishigaopindianliuzaiyinzhibanshangdezouxianlujingbianduan,youzhuyujiangdixianlubanneibudechuanrao、公(gong)共(gong)阻(zu)抗(kang)耦(ou)合(he)和(he)輻(fu)射(she)發(fa)射(she)。元(yuan)器(qi)件(jian)的(de)布(bu)局(ju)首(shou)先(xian)要(yao)考(kao)慮(lv)的(de)一(yi)個(ge)因(yin)素(su)就(jiu)是(shi)電(dian)性(xing)能(neng),把(ba)連(lian)線(xian)關(guan)係(xi)密(mi)切(qie)的(de)元(yuan)器(qi)件(jian)盡(jin)量(liang)放(fang)在(zai)一(yi)起(qi),高(gao)速(su)線(xian)走(zou)線(xian)盡(jin)可(ke)能(neng)短(duan)。功(gong)率(lv)信(xin)號(hao)和(he)小(xiao)信(xin)號(hao)器(qi)件(jian)要(yao)分(fen)開(kai),這(zhe)樣(yang)可(ke)減(jian)少(shao)組(zu)件(jian)之(zhi)間(jian)的(de)電(dian)磁(ci)幹(gan)擾(rao)。
信號線上的傳輸時間對總的係統速度影響很大,特別是對高速的發射極耦合邏輯(Emitter-Cou-pled Logic,ECL)電路,雖然集成電路塊本身速度很高,但由於在底板上用普通的互連線(每30cm線長約有2ns的延遲量)帶來延遲時間的增加,可使係統速度大為降低,並bing可ke能neng導dao致zhi同tong步bu時shi序xu錯cuo誤wu。所suo以yi在zai係xi統tong布bu局ju時shi最zui好hao將jiang同tong步bu工gong作zuo部bu件jian放fang在zai同tong一yi塊kuai插cha件jian板ban上shang,因yin為wei到dao不bu同tong插cha件jian板ban上shang的de時shi鍾zhong信xin號hao的de傳chuan輸shu延yan遲chi時shi間jian不bu相xiang等deng,可ke能neng使shi移yi位wei寄ji存cun器qi產chan生sheng錯cuo誤wu邏luo輯ji;若不能放在一塊板上,也要盡可能保證公共時鍾源連到各插件板的時鍾線的長度相等。
較(jiao)好(hao)的(de)印(yin)製(zhi)電(dian)路(lu)板(ban)布(bu)線(xian)方(fang)案(an)是(shi)讓(rang)模(mo)擬(ni)和(he)數(shu)字(zi)電(dian)路(lu)分(fen)別(bie)擁(yong)有(you)自(zi)己(ji)的(de)電(dian)源(yuan)和(he)地(di)線(xian)通(tong)路(lu),這(zhe)樣(yang)幹(gan)擾(rao)電(dian)壓(ya)就(jiu)不(bu)會(hui)出(chu)現(xian)在(zai)電(dian)路(lu)的(de)輸(shu)入(ru)端(duan)上(shang)。在(zai)可(ke)能(neng)的(de)情(qing)況(kuang)下(xia)加(jia)寬(kuan)電(dian)路(lu)的(de)電(dian)源(yuan)與(yu)地(di)線(xian),以(yi)減(jian)小(xiao)電(dian)源(yuan)與(yu)地(di)線(xian)回(hui)路(lu)的(de)阻(zu)抗(kang),減(jian)小(xiao)任(ren)何(he)可(ke)能(neng)在(zai)電(dian)源(yuan)與(yu)地(di)線(xian)回(hui)路(lu)中(zhong)的(de)幹(gan)擾(rao)電(dian)壓(ya)。
進行多層印製板設計時,首先要考慮的是帶寬。數字電路的EMC設計中要考慮的是數字脈衝的上升沿和下降沿所決定的頻帶寬而不是數字脈衝的重複頻率。矩形的周期數字脈衝的傅立葉展開見公式(1)。
式中:
是數字脈衝寬度,
是數字脈衝的上升時間,T是數字信號的重複周期,A是信號幅值。根據這個結果可以把方形數字信號的印製板設計帶寬定為
,通常要考慮這個帶寬的10倍頻。所以在選擇邏輯器件時,要選上升時間比5ns長的器件,不要選擇比電路要求時序快的邏輯器件。而對於速度較快的邏輯電路,特別是超高速ECL集成電路來說,因其邊沿速度增快,故走線的長度必須大大縮短以保持信號完整性。
根gen據ju克ke希xi霍huo夫fu定ding律lv,任ren何he時shi域yu信xin號hao由you源yuan到dao負fu載zai的de傳chuan輸shu都dou必bi須xu構gou成cheng一yi個ge完wan整zheng的de回hui路lu,一yi個ge頻pin域yu信xin號hao由you源yuan到dao負fu載zai的de傳chuan輸shu都dou必bi須xu有you一yi個ge最zui低di阻zu抗kang的de路lu徑jing。如ru果guo高gao頻pin輻fu射she電dian流liu不bu是shi經jing由you設she計ji中zhong的de回hui路lu到dao達da目mu的de負fu載zai,就jiu一yi定ding是shi通tong過guo某mou個ge客ke觀guan存cun在zai電dian回hui路lu到dao達da的de,這zhe一yi非fei正zheng常chang回hui路lu中zhong的de一yi些xie器qi件jian就jiu會hui遭zao受shou電dian磁ci幹gan擾rao。在zai數shu字zi電dian路lu設she計ji中zhong,不bu能neng忽hu略lve的de是shi存cun在zai於yu器qi件jian、導線、印製線和插頭上的寄生電感、電容和導納。為此有以下幾條布線的共同原則:
(1)所(suo)有(you)平(ping)行(xing)信(xin)號(hao)線(xian)之(zhi)間(jian)要(yao)盡(jin)量(liang)留(liu)有(you)較(jiao)大(da)的(de)間(jian)隔(ge),以(yi)減(jian)少(shao)串(chuan)擾(rao)。如(ru)果(guo)有(you)兩(liang)條(tiao)相(xiang)距(ju)較(jiao)近(jin)的(de)信(xin)號(hao)線(xian),最(zui)好(hao)在(zai)兩(liang)線(xian)之(zhi)間(jian)走(zou)一(yi)條(tiao)接(jie)地(di)線(xian),可(ke)以(yi)起(qi)到(dao)屏(ping)蔽(bi)作(zuo)用(yong)。設(she)計(ji)信(xin)號(hao)傳(chuan)輸(shu)線(xian)時(shi)要(yao)避(bi)免(mian)急(ji)拐(guai)彎(wan),以(yi)防(fang)傳(chuan)輸(shu)線(xian)特(te)性(xing)阻(zu)抗(kang)的(de)突(tu)變(bian)而(er)產(chan)生(sheng)反(fan)射(she)和(he)振(zhen)鈴(ling),要(yao)盡(jin)量(liang)設(she)計(ji)成(cheng)具(ju)有(you)一(yi)定(ding)尺(chi)寸(cun)的(de)均(jun)勻(yun)的(de)圓(yuan)弧(hu)線(xian)。
(2)印製板上若裝有大電流器件,如繼電器、指示燈、喇la叭ba等deng,它ta們men的de地di線xian最zui好hao單dan獨du走zou線xian,以yi減jian少shao地di線xian上shang的de噪zao聲sheng,這zhe些xie大da電dian流liu器qi件jian的de地di線xian應ying連lian到dao插cha件jian板ban或huo背bei板ban上shang的de獨du立li的de地di總zong線xian上shang去qu。如ru果guo板ban上shang有you小xiao信xin號hao放fang大da器qi,則ze放fang大da前qian的de弱ruo信xin號hao線xian要yao遠yuan離li強qiang信xin號hao線xian,而er且qie走zou線xian要yao盡jin可ke能neng短duan,如ru有you可ke能neng還hai要yao用yong地di線xian對dui其qi進jin行xing屏ping蔽bi。時shi鍾zhong電dian路lu和he高gao頻pin電dian路lu是shi主zhu要yao的de幹gan擾rao源yuan和he輻fu射she源yuan,要yao單dan獨du安an排pai並bing遠yuan離li敏min感gan電dian路lu。
(3)電(dian)源(yuan)平(ping)麵(mian)應(ying)靠(kao)近(jin)接(jie)地(di)平(ping)麵(mian),並(bing)且(qie)安(an)排(pai)在(zai)接(jie)地(di)平(ping)麵(mian)之(zhi)下(xia)。這(zhe)樣(yang)可(ke)以(yi)利(li)用(yong)兩(liang)金(jin)屬(shu)平(ping)板(ban)間(jian)的(de)電(dian)容(rong)作(zuo)電(dian)源(yuan)的(de)平(ping)滑(hua)電(dian)容(rong),同(tong)時(shi)接(jie)地(di)平(ping)麵(mian)還(hai)對(dui)電(dian)源(yuan)平(ping)麵(mian)上(shang)分(fen)布(bu)的(de)輻(fu)射(she)電(dian)流(liu)起(qi)到(dao)屏(ping)蔽(bi)作(zuo)用(yong)。
(4)把數字電路和模擬電路分開,有條件時將數字電路和模擬電路安排在不同層內。如果一定要安排在同一層,可采用開溝、加接地線條、分隔等方法補救,保證模擬和數字電路的相對獨立性。低速、中
速、高速邏輯電路應分區布設。
(5)要(yao)特(te)別(bie)注(zhu)意(yi)電(dian)流(liu)流(liu)過(guo)電(dian)路(lu)中(zhong)的(de)導(dao)線(xian)環(huan)路(lu)尺(chi)寸(cun),因(yin)為(wei)這(zhe)些(xie)回(hui)路(lu)就(jiu)相(xiang)當(dang)於(yu)正(zheng)在(zai)工(gong)作(zuo)中(zhong)的(de)小(xiao)天(tian)線(xian),隨(sui)時(shi)隨(sui)地(di)向(xiang)空(kong)間(jian)進(jin)行(xing)輻(fu)射(she)。特(te)別(bie)是(shi)要(yao)注(zhu)意(yi)時(shi)鍾(zhong)部(bu)分(fen)的(de)走(zou)線(xian),因(yin)為(wei)這(zhe)部(bu)分(fen)是(shi)整(zheng)個(ge)電(dian)路(lu)中(zhong)工(gong)作(zuo)頻(pin)率(lv)最(zui)高(gao)的(de),晶(jing)振(zhen)要(yao)盡(jin)量(liang)靠(kao)近(jin)集(ji)成(cheng)電(dian)路(lu)(IC),且布線要較粗,晶振外殼要接地。
3.2 接地設計
印製板接地方案是印製板EMC設計的另一個基本的重要問題。RFdianliucongfuzaifanhuidianliuyuantuzhongbixuliujingyigelingdianweicankaojiegou,yibanweidixianhuojiediceng,zhezhongfanhuidianliutujingdedianweihengdingdepingmianlujingtongchangchengweicankaopingmian。cankaopingmiandebuzhiyouliyuduocengPCB的磁通消除,但被分割的平麵由於形成電流環路,不能做為優化的返回平麵去除RF電流。為了利用參考平麵實現磁通消除的目的,必須使較大的頻譜能量流經的網絡緊鄰實際RF返回平麵,最好是零電位層。接地層最好在電源層之上,因為各種邏輯器件的上拉/下拉電流比例可能很不對稱。其信號磁通相位的移動、較大的線感抗、較差的阻抗控製和噪聲不穩定性等使這些開關器件可能不能形成優化的磁通消除條件,所以建立接地平麵可以充分分流開關電流。
建立分布參數的概念,高於一定頻率時,任何金屬導線都要看成是由電阻、電(dian)感(gan)構(gou)成(cheng)的(de)器(qi)件(jian)。所(suo)以(yi)接(jie)地(di)引(yin)線(xian)具(ju)有(you)一(yi)定(ding)的(de)阻(zu)抗(kang)並(bing)且(qie)構(gou)成(cheng)電(dian)氣(qi)回(hui)路(lu),不(bu)管(guan)是(shi)采(cai)用(yong)單(dan)點(dian)接(jie)地(di)還(hai)是(shi)多(duo)點(dian)接(jie)地(di),都(dou)必(bi)須(xu)構(gou)成(cheng)低(di)阻(zu)抗(kang)回(hui)路(lu)進(jin)入(ru)真(zhen)正(zheng)的(de)大(da)地(di)或(huo)機(ji)架(jia)。
接地電流流經接地線時,會產生傳輸線效應和天線效應。當線條長度為1/4bochangshi,keyibiaoxianchuhengaodezukang,jiedixianshijishangshikailude,jiedixianfanerchengweixiangwaifushedetianxian,zuihoujiedibanshangchongmangaopindianliuheganraochangxingchengdewoliu。yincizaijiedidianzhijiangouchengxuduohuilu,zhexiehuiludezhijing(或接地點間距)應小於最高頻率波長的1/20。可ke將jiang發fa射she幹gan擾rao較jiao少shao的de電dian路lu放fang置zhi到dao離li地di點dian最zui遠yuan處chu,將jiang發fa射she幹gan擾rao較jiao多duo的de電dian路lu放fang置zhi離li彙hui流liu地di點dian最zui近jin的de地di方fang,這zhe樣yang可ke通tong過guo限xian製zhi噪zao聲sheng電dian路lu回hui線xian阻zu抗kang限xian製zhi公gong共gong阻zu抗kang的de耦ou合he。
3.3 電容的設計
電容在PCB設計中有多種功能,如減少地線反彈噪聲、分流功能區域以及消除電路中共模和差模RF電路等。電容可分為去耦電容、旁路電容和容納電容三類。去耦電容能有效消除由高頻開關部件產生的RF能量,為部件提供局部的低阻抗直流電壓源,有利於減少通過PCB傳(chuan)送(song)的(de)電(dian)流(liu)脈(mai)衝(chong)峰(feng)值(zhi)。旁(pang)路(lu)電(dian)容(rong)能(neng)消(xiao)除(chu)高(gao)頻(pin)輻(fu)射(she)噪(zao)聲(sheng),該(gai)噪(zao)聲(sheng)會(hui)限(xian)製(zhi)電(dian)路(lu)帶(dai)寬(kuan)產(chan)主(zhu)共(gong)模(mo)幹(gan)擾(rao)。容(rong)納(na)電(dian)容(rong)是(shi)用(yong)來(lai)解(jie)決(jue)開(kai)關(guan)器(qi)件(jian)工(gong)作(zuo)時(shi)電(dian)源(yuan)電(dian)壓(ya)會(hui)產(chan)生(sheng)突(tu)降(jiang)的(de)問(wen)題(ti)。
quoudianrongkeyouxiaoyizhidianyuanfenbuxitongdezaboxinhao。kaiguanluojiqijianbixushiyongquoudianrong,yinweiluojiqijianchanshengdekaiguannengliangmaichonghuizhurudianyuanfenbuxitongzhong,huitongguogongmohechamozaboxinhaodexingshichuanshudaoqitaluojidianluhuoziquyuzhong。shejizhongxujisuanquoudianrongzhiyiyizhisuoyoudezhuyaoshizhongxiebo。dianrongdezixiezhenpinlvyinggaoyusuoyouxuyaoyizhideshizhongxiebopinlv,yinweidangxuyizhidepinlvchaoguodianrongzixiepinlvshi,dianrongjiubianchengweiganxingqijiancongershiquqiquougongneng。yixiebiaozhundianrongdezixiepinlvcanjianbiao1。

表1 電容器的自諧振頻率
去耦電容的電容量按公式(2)計算。
式中$I為瞬變電流,$V為邏輯器件工作允許的電源電壓值的變化,$t為開關時間。
旁路電容可以轉移輸入/輸出(I/O)電纜中的共模電流。
旁路電容可以轉移輸入/輸出(I/O)電纜中的共模電流。
旁路電容一般是通過建立與機殼接地的短路將屏蔽電纜中的RF共模電流安全轉移的電容(RF電流是交流電流)。旁路電容必須布置在附於PCB板上的I/O互(hu)連(lian)區(qu)。如(ru)果(guo)電(dian)纜(lan)沒(mei)有(you)固(gu)定(ding)在(zai)機(ji)殼(ke)上(shang),就(jiu)需(xu)要(yao)采(cai)用(yong)旁(pang)路(lu)電(dian)容(rong)去(qu)除(chu)屏(ping)蔽(bi)電(dian)纜(lan)中(zhong)的(de)共(gong)模(mo)電(dian)流(liu),以(yi)免(mian)這(zhe)種(zhong)共(gong)模(mo)電(dian)流(liu)輻(fu)射(she)到(dao)自(zi)由(you)空(kong)間(jian)或(huo)幹(gan)擾(rao)機(ji)殼(ke)接(jie)地(di)。應(ying)使(shi)用(yong)最(zui)短(duan)的(de)器(qi)件(jian)接(jie)腳(jiao)並(bing)應(ying)考(kao)慮(lv)適(shi)當(dang)的(de)帶(dai)寬(kuan)濾(lv)波(bo)和(he)靜(jing)電(dian)放(fang)電(dian)(Electrostatic Discharge,ESD)保護功能。
在電源引線比較長時,瞬變電流引起較大的壓降,就要加容納電容以便維持器件要求的電壓值。
3.4 邏輯電路的使用
當邏輯門電路輸入條件變化、電(dian)路(lu)發(fa)生(sheng)逆(ni)轉(zhuan)的(de)瞬(shun)間(jian),會(hui)在(zai)門(men)電(dian)路(lu)的(de)電(dian)源(yuan)和(he)地(di)之(zhi)間(jian)出(chu)現(xian)一(yi)個(ge)非(fei)常(chang)短(duan)暫(zan)的(de)低(di)阻(zu)抗(kang)連(lian)接(jie),產(chan)生(sheng)非(fei)常(chang)短(duan)暫(zan)的(de)電(dian)流(liu)峰(feng)。電(dian)流(liu)峰(feng)的(de)持(chi)續(xu)時(shi)間(jian)與(yu)電(dian)路(lu)的(de)開(kai)關(guan)時(shi)間(jian)大(da)體(ti)相(xiang)等(deng)。常(chang)見(jian)電(dian)路(lu)的(de)開(kai)關(guan)時(shi)間(jian)與(yu)峰(feng)值(zhi)見(jian)表(biao)2。

表2 常見電路的開關時間與峰值
注:
CMOS——互補型金屬-氧化物-半導體集成電路(Comple-mentary Metal-Oxide-Semiconductor);
TTL——晶體管邏輯電路(Transistor-Transistor Logic);
HCMOS——高密度互補型金屬-氧化物-半導體集成電路;
LSTTL——低功耗肖特基係列晶體管邏輯電路;
STTL——肖特基係列。
通常細長的印刷導線的分布電感為15LH/cm,對2cm長的印刷導線因門電路邏輯狀態變化在電源線(或地線)中造成的電壓變化:

keyikanchu,gaosudianlugongzuoshichanshengdedianyuanxianhuodixianganraoyaomingxiandayudisudianlu,gucongkangganraohewendingyunxingdejiaodukan,nengbuyonggaosuluojidianludedifangjiubuyaoyonggaosuluojidianlu。
有兩種方法能使高速電路在相對長的線上工作而無嚴重的波形失真,對晶體管邏輯電路(Tran-sistor-Transistor Logic,TTL)快kuai速su下xia降jiang邊bian沿yan采cai用yong肖xiao特te基ji二er極ji管guan箝qian位wei方fang法fa,使shi過guo衝chong量liang被bei箝qian製zhi在zai比bi地di電dian位wei低di一yi個ge二er極ji管guan壓ya降jiang的de電dian平ping上shang,這zhe就jiu減jian少shao了le後hou麵mian的de反fan衝chong幅fu度du。對dui異yi質zhi結jie構gou互hu補bu型xing晶jing體ti管guan(Heterostruc-ture-Coupled Transistor,HCT)係(xi)列(lie)的(de)器(qi)件(jian),若(ruo)采(cai)用(yong)肖(xiao)特(te)基(ji)二(er)極(ji)管(guan)箝(qian)位(wei)和(he)串(chuan)聯(lian)電(dian)阻(zu)端(duan)接(jie)方(fang)法(fa)相(xiang)結(jie)合(he),其(qi)改(gai)善(shan)的(de)效(xiao)果(guo)將(jiang)會(hui)更(geng)加(jia)明(ming)顯(xian)。當(dang)沿(yan)信(xin)號(hao)線(xian)有(you)扇(shan)出(chu)時(shi),在(zai)較(jiao)高(gao)的(de)位(wei)速(su)率(lv)和(he)較(jiao)快(kuai)的(de)邊(bian)沿(yan)速(su)率(lv)下(xia),上(shang)述(shu)介(jie)紹(shao)的(de)TTL整(zheng)形(xing)方(fang)法(fa)有(you)些(xie)不(bu)足(zu),因(yin)為(wei)線(xian)中(zhong)存(cun)在(zai)著(zhe)反(fan)射(she)波(bo),它(ta)們(men)在(zai)高(gao)位(wei)速(su)率(lv)下(xia)將(jiang)趨(qu)於(yu)合(he)成(cheng),從(cong)而(er)引(yin)起(qi)信(xin)號(hao)嚴(yan)重(zhong)失(shi)真(zhen)和(he)抗(kang)幹(gan)擾(rao)能(neng)力(li)降(jiang)低(di)。為(wei)了(le)解(jie)決(jue)反(fan)射(she)問(wen)題(ti),在ECL係統中通常使用另外一種方法:xianzukangpipeifa。xianzukangpipeifashizhishiyongchuanshuxianhuozaixianshangjiapipeidianzu,dadaonengyucelianxianshiyanhetongguozukangpipeilaikongzhifanshehezhendangmudedefangfa。xianluzhongshifoujiapipeidianzuyaoshichuanshuxiandechangdulaiding,duigaosudianlu,zaichuanshuxiandadao20~25cm時就要考慮加匹配電阻。匹配電阻的實施有2種模式:
(1)在一條線的接收端用一個與線特性阻抗相等的電阻端接,則稱該傳輸線為並聯端接線。它主要是為了獲得最好的電性能、驅動分布負載而采用的。如圖2所示。
(2)zaiqudongqihechuanshuxianzhijianchuanjieyigedianzu,erxiandezhongduanbuzaijieduanjiedianzu,zhezhongduanjiefangfachengzhiweichuanlianduanjie。jiaochangxianshangdeguochonghezhenlingkeyongchuanlianduanjiejishulaikongzhi。chuanlianduanjieshichuanliandianzudezhiyudianlu(驅動門)輸出阻抗之和等於傳輸線的特性阻抗
,如圖3所示。

圖2 並聯端接示意圖

圖3 串聯端接示意圖
ruguoxianyanchishijianbixinhaoshangshengshijianduandeduo,yekezaibuyongchuanlianhuobinglianduanjiedeqingkuangxiashiyongchuanshuxian。binglianduanjiexianhechuanlianduanjiexiandougeyouyoudian,shiyongnayizhongyouxitongdeyaoqiuerding。yibanlaishuo,binglianduanjiexiandezhuyaoyoudianshixitongsudukuaiqiexinhaozaixianshangchuanshuwanzhengwushizhen。changxianshangdefuzaijibuhuiyingxiangqudongchangxiandequdongmendechuanshuyanchishijian,youbuhuiyingxiangtadexinhaobianyansudu,danjiangshixinhaodechuanshuyanchishijianzengda。chuanlianduanjiefangfashidianluyouqudongjitiaopingxingfuzaixiandenengli,chuanlianduanjiexianyouyurongxingfuzaisuoyinqideyanchishijianzengliangyuebixiangyingbinglianduanjiexiandedayibei,erduanxianzeyinrongxingfuzaishibianyansudufangmanyijiqudongmenyanchishijianzengda,danshichuanlianduanjiexiandechuanraobibinglianduanjiexiandeyaoxiao,qizhuyaoyuanyinshiyanchuanlianduanjiexianchuansongdexinhaofudujinjinshi1/2的邏輯擺幅,因而開關電流也隻有並聯端接的開關電流的一半,信號能量小所以串擾也就小。
4 結論
PCB的電磁兼容設計的關鍵在於如何減少輻射能力以及如何提高抗幹擾能力,合理的布局與布線是設計射頻電路PCB的保證。文中所述方法有利於提高射頻電路PCB設計的可靠性,解決好電磁幹擾問題,進而達到電磁兼容的目的。
參考文獻
[1]陳窮.電磁兼容性工程設計手冊[M].北京:國防工業出版社,1993
[2]張鬆春.電子控製設備抗幹擾技術及其應用[M].北京:機械工業出版社,1998
[3]韓魁選.微波統一測控係統導論[M].北京:國防工業出版社,1965
[4]譚博學.集成電路原理及應用[M].北京:電子工業出版社,2003
推薦閱讀:
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 從機械執行到智能互動:移遠Q-Robotbox助力具身智能加速落地
- 品英Pickering將亮相2026航空電子國際論壇,展示航電與電池測試前沿方案
- 模擬芯片設計師的噩夢:晶體管差1毫伏就廢了,溫度升1度特性全飄
- 3A大電流僅需3x1.6mm?意法半導體DCP3603重新定義電源設計
- 芯科科技Tech Talks與藍牙亞洲大會聯動,線上線下賦能物聯網創新
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
按鈕開關
白色家電
保護器件
保險絲管
北鬥定位
北高智
貝能科技
背板連接器
背光器件
編碼器型號
便攜產品
便攜醫療
變容二極管
變壓器
檳城電子
並網
撥動開關
玻璃釉電容
剝線機
薄膜電容
薄膜電阻
薄膜開關
捕魚器
步進電機
測力傳感器
測試測量
測試設備
拆解
場效應管
超霸科技


