PCB電磁兼容設計原則
發布時間:2019-02-25 責任編輯:xueqi
【導讀】PCB布線沒有嚴格的規定,也沒有能覆蓋所有PCB布線的專門的規則。大多數PCBbuxianshouxianyuxianlubandedaxiaohefutongbandecengshu。yixiebuxianjishukeyiyingyongyuyizhongdianlu,quebunengyongyulingwaiyizhong,zhebianzhuyaoyilaiyubuxiangongchengshidejingyan。ranerhaishiyouyixiepubiandeguizecunzai,xiamianjiangduiqijinxingtantao。
印製線路板(PCB)shidianzichanpinzhongdianluyuanjianheqijiandezhichengjian,tatigongdianluyuanjianheqijianzhijiandedianqilianjie,tashigezhongdianzishebeizuijibendezuchengbufen,tadexingnengzhijieguanxidaodianzishebeizhiliangdehaohuai。suizhexinxihuashehuidefazhan,gezhongdianzichanpinjingchangzaiyiqigongzuo,tamenzhijiandeganraoyuelaiyueyanzhong,suoyi,diancijianrongwentiyejiuchengweiyigedianzixitongnengfouzhengchanggongzuodeguanjian。tongyang,suizhedianyujishudefazhan,PCB的密度越來越高,PCB設計的好壞對電路的幹擾及抗幹擾能力影響很大。要使電子電路獲得最佳性能,除了元器件的選擇和電路設計之外,良好的PCB布線在電磁兼容性中也是一個非常重要的因素。
既然PCB是係統的固有成分,在PCBbuxianzhongzengqiangdiancijianrongxingbuhuigeichanpindezuizhongwanchengdailaifujiafeiyong。danshi,zaiyinzhixianlubanshejizhong,chanpinshejishiwangwangzhizhuzhongtigaomidu,jianxiaozhanyongkongjian,zhizuojiandan,huozhuiqiumeiguan,bujujunyun,hushilexianlubujuduidiancijianrongxingdeyingxiang,shidaliangdexinhaofushedaokongjianxingchengsaorao。yigezhuoliedePCB布(bu)線(xian)能(neng)導(dao)致(zhi)更(geng)多(duo)的(de)電(dian)磁(ci)兼(jian)容(rong)問(wen)題(ti),而(er)不(bu)是(shi)消(xiao)除(chu)這(zhe)些(xie)問(wen)題(ti)。在(zai)很(hen)多(duo)例(li)子(zi)中(zhong),就(jiu)算(suan)加(jia)上(shang)濾(lv)波(bo)器(qi)和(he)元(yuan)器(qi)件(jian)也(ye)不(bu)能(neng)解(jie)決(jue)這(zhe)些(xie)問(wen)題(ti)。到(dao)最(zui)後(hou),不(bu)得(de)不(bu)對(dui)整(zheng)個(ge)板(ban)子(zi)重(zhong)新(xin)布(bu)線(xian)。因(yin)此(ci),在(zai)開(kai)始(shi)時(shi)養(yang)成(cheng)良(liang)好(hao)的(de)PCB布線習慣是最省錢的辦法。
有一點需要注意,PCB布線沒有嚴格的規定,也沒有能覆蓋所有PCB布線的專門的規則。大多數PCBbuxianshouxianyuxianlubandedaxiaohefutongbandecengshu。yixiebuxianjishukeyiyingyongyuyizhongdianlu,quebunengyongyulingwaiyizhong,zhebianzhuyaoyilaiyubuxiangongchengshidejingyan。ranerhaishiyouyixiepubiandeguizecunzai,xiamianjiangduiqijinxingtantao。
為了設計質量好、造價低的PCB,應遵循以下一般原則:
PCB上元器件布局
首先,要考慮PCB尺寸大小。PCB尺寸過大時,印製線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受幹擾。在確定PCB尺寸後.再確定特殊元件的位置。最後,根據電路的功能單元,對電路的全部元器件進行布局。
電子設備中數字電路、模擬電路以及電源電路的元件布局和布線其特點各不相同,它們產生的幹擾以及抑製幹擾的方法不相同。此外高頻、低頻電路由於頻率不同,其幹擾以及抑製幹擾的方法也不相同。所以在元件布局時,應該將數字電路、模(mo)擬(ni)電(dian)路(lu)以(yi)及(ji)電(dian)源(yuan)電(dian)路(lu)分(fen)別(bie)放(fang)置(zhi),將(jiang)高(gao)頻(pin)電(dian)路(lu)與(yu)低(di)頻(pin)電(dian)路(lu)分(fen)開(kai)。有(you)條(tiao)件(jian)的(de)應(ying)使(shi)之(zhi)各(ge)自(zi)隔(ge)離(li)或(huo)單(dan)獨(du)做(zuo)成(cheng)一(yi)塊(kuai)電(dian)路(lu)板(ban)。此(ci)外(wai),布(bu)局(ju)中(zhong)還(hai)應(ying)特(te)別(bie)注(zhu)意(yi)強(qiang)、弱信號的器件分布及信號傳輸方向途徑等問題。
在印製板布置高速、中速和低速邏輯電路時,應按照圖1-①的方式排列元器件。

zaiyuanqijianbuzhifangmianyuqitaluojidianluyiyang,yingbaxianghuyouguandeqijianjinliangfangdekaojinxie,zheyangkeyihuodejiaohaodekangzaoshengxiaoguo。yuanjianzaiyinshuaxianlubanshangpailiedeweizhiyaochongfenkaolvkangdianciganraowenti。yuanzezhiyishigebujianzhijiandeyinxianyaojinliangduan。zaibujushang,yaobamonixinhaobufen,gaosushuzidianlubufen,zaoshengyuanbufen(如繼電器,大電流開關等)這三部分合理地分開,使相互間的信號耦合為最小。如圖1-②所示。
時鍾發生器、晶振和CPU的時鍾輸入端都易產生噪聲,要相互靠近些。易產生噪聲的器件、小電流電路、大電流電路等應盡量遠離邏輯電路。如有可能,應另做電路板,這一點十分重要。
2.1 在確定特殊元件的位置時要遵守以下原則:
(1) jinkenengsuoduangaopinyuanqijianzhijiandelianxian,shefajianshaotamendefenbucanshuhexianghujiandedianciganrao。yishouganraodeyuanqijianbunengxianghuaidetaijin,shuruheshuchuyuanjianyingjinliangyuanli。
(2) mouxieyuanqijianhuodaoxianzhijiankenengyoujiaogaodedianweicha,yingjiadatamenzhijiandejuli,yimianfangdianyinchuyiwaiduanlu。daigaodianyadeyuanqijianyingjinliangbuzhizaitiaoshishishoubuyichujidedifang。
(3) 重量超過15g的元器件、應當用支架加以固定,然後焊接。那些又大又重、發熱量多的元器件,不宜裝在印製板上,而應裝在整機的機箱底板上,且應考慮散熱問題。熱敏元件應遠離發熱元件。
(4) 對於電位器、可調電感線圈、可變電容器、微動開關等可調元件的布局應考慮整機的結構要求。若是機內調節,應放在印製板上方便於調節的地方;若是機外調節,其位置要與調節旋鈕在機箱麵板上的位置相適應。
(5) 應留出印製板定位孔及固定支架所占用的位置。
2.2 根據電路的功能單元對電路的全部元器件進行布局時,要符合以下原則:
(1) 按照電路的流程安排各個功能電路單元的位置,使布局便於信號流通,並使信號盡可能保持一致的方向。
(2) 以每個功能電路的核心元件為中心,圍繞它來進行布局。元器件應均勻、整齊、緊湊地排列在PCB上,盡量減少和縮短各元器件之間的引線和連接。
(3) zaigaopinxiagongzuodedianlu,yaokaolvyuanqijianzhijiandefenbucanshu。yibandianluyingjinkenengshiyuanqijianpingxingpailie。zheyang,budanmeiguan,erqiezhuanghanrongyi,yiyupiliangshengchan。
(4) 位於電路板邊緣的元器件,離電路板邊緣一般不小於2mm。電路板的最佳形狀為矩形。長寬比為3:2或4:3。電路板麵尺寸大於200x150mm時.應考慮電路板所受的機械強度。
2.3 PCB元器件通用布局要求:
電路元件和信號通路的布局必須最大限度地減少無用信號的相互耦合:
(1) 低電子信號通道不能靠近高電平信號通道和無濾波的電源線,包括能產生瞬態過程的電路。
(2) 將低電平的模擬電路和數字電路分開,避免模擬電路、數字電路和電源公共回線產生公共阻抗耦合。
(3) 高、中、低速邏輯電路在PCB上要用不同區域。
(4) 安排電路時要使得信號線長度最小。
(5) 保證相鄰板之間、同一板相鄰層麵之間、同一層麵相鄰布線之間不能有過長的平行信號線。
(6) 電磁幹擾(EMI)濾波器要盡可能靠近EMI源,並放在同一塊線路板上。
(7) DC/DC變換器、開關元件和整流器應盡可能靠近變壓器放置,以使其導線長度最小。
(8) 盡可能靠近整流二極管放置調壓元件和濾波電容器。
(9) 印製板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。
(10) 對噪聲敏感的布線不要與大電流,高速開關線平行。
3.PCB布線
3.1 印刷線路板與元器件的高頻特性:
一個PCB的構成是在垂直疊層上使用了一係列的層壓、走線和預浸處理的多層結構。在多層PCB中,設計者為了方便調試,會把信號線布在最外層。
PCB上的布線是有阻抗、電容和電感特性的。
阻抗:布線的阻抗是由銅和橫切麵麵積的重量決定的。例如,1盎司銅則有0.49mΩ/單位麵積的阻抗。
電容:布線的電容是由絕緣體(EoEr)電流到達的範圍(A)以及走線間距(h)決定的。
用等式表達為C=EoErA/h,Eo是自由空間的介電常數(8.854pF/m),Er是PCB基體的相關介電常數(在FR4碾壓板中該值為4.7)
電感:布線的電感平均分布在布線中,大約為1nH/mm。
對於1盎司銅線來說,在0.25mm(10mil)厚的FR4碾壓板上,位於地線層上方的0.5mm(20mil)寬、20mm(800mil)長的線能產生9.8mΩ的阻抗,20nH的電感以及與地之間1.66pF的耦合電容。
在高頻情況下,印刷線路板上的走線、過孔、電阻、電容、jiechajiandefenbudianganyudianrongdengbukehulve。dianrongdefenbudianganbukehulve,diangandefenbudianrongbukehulve。dianzuhuichanshengduigaopinxinhaodefanshehexishou。zouxiandefenbudianrongyehuiqizuoyong。dangzouxianchangdudayuzaoshengpinlvxiangyingbochangde1/20時,就產生天線效應,噪聲通過走線向外發射。
印刷線路板的過孔大約引起0.5pF的電容。一個集成電路本身的封裝材料引入2~6pF電容。一個線路板上的接插件,有520nH的分布電感。一個雙列直插的24引腳集成電路插座,引入4~18nH的分布電感。
這些小的分布參數對於運行在較低頻率下的微控製器係統是可以忽略不計的;而對於高速係統必須予以特別注意。
下麵便是避免PCB布線分布參數影響而應該遵循的一般要求:
(1) 增大走線的間距以減少電容耦合的串擾;
(2) 平行地布電源線和地線以使PCB電容達到最佳;
(3) 將敏感的高頻線布在遠離高噪聲電源線的地方以減少相互之間的耦合;
(4) 加寬電源線和地線以減少電源線和地線的阻抗。
3.2 分割:
分割是指用物理上的分割來減少不同類型線之間的耦合,尤其是通過電源線和地線的耦合。

圖2給出了用分割技術將4個不同類型的電路分割開的例子。在地線麵,非金屬的溝用來隔離四個地線麵。L和C作zuo為wei板ban子zi上shang的de每mei一yi部bu分fen的de過guo濾lv器qi,減jian少shao不bu同tong電dian路lu電dian源yuan麵mian間jian的de耦ou合he。高gao速su數shu字zi電dian路lu由you於yu其qi更geng高gao的de瞬shun時shi功gong率lv需xu求qiu而er要yao求qiu放fang在zai靠kao近jin電dian源yuan入ru口kou處chu。接jie口kou電dian路lu可ke能neng會hui需xu要yao抗kang靜jing電dian放fang電dian(ESD)和暫態抑製的器件或電路來提高其電磁抗擾性,應獨立分割區域。對於L和C來說,最好不同分割區域使用各自的L和C,而不是用一個大的L和C,因為這樣它便可以為不同的電路提供不同的濾波特性。
3.3 基準麵的射頻電流抑製:
不管是對多層PCB的基準接地層還是單層PCB的地線,電流的路徑總是從負載回到電源。返回通路的阻抗越低,PCB的(de)電(dian)磁(ci)兼(jian)容(rong)性(xing)能(neng)越(yue)好(hao)。由(you)於(yu)流(liu)動(dong)在(zai)負(fu)載(zai)和(he)電(dian)源(yuan)之(zhi)間(jian)的(de)射(she)頻(pin)電(dian)流(liu)的(de)影(ying)響(xiang),長(chang)的(de)返(fan)回(hui)通(tong)路(lu)將(jiang)在(zai)彼(bi)此(ci)之(zhi)間(jian)產(chan)生(sheng)射(she)頻(pin)耦(ou)合(he),因(yin)此(ci)返(fan)回(hui)通(tong)路(lu)應(ying)當(dang)盡(jin)可(ke)能(neng)的(de)短(duan),環(huan)路(lu)區(qu)域(yu)應(ying)當(dang)盡(jin)可(ke)能(neng)的(de)小(xiao)。
3.4 布線分離:
布線分離的作用是將PCB同一層內相鄰線路之間的串擾和噪聲耦合最小化。
所有的信號(時鍾,視頻,音頻,複位等等)在線與線、邊(bian)沿(yan)到(dao)邊(bian)沿(yan)間(jian)應(ying)在(zai)空(kong)間(jian)上(shang)遠(yuan)離(li)。為(wei)了(le)進(jin)一(yi)步(bu)的(de)減(jian)小(xiao)電(dian)磁(ci)耦(ou)合(he),將(jiang)基(ji)準(zhun)地(di)布(bu)放(fang)在(zai)關(guan)鍵(jian)信(xin)號(hao)附(fu)近(jin)或(huo)之(zhi)間(jian)以(yi)隔(ge)離(li)其(qi)他(ta)信(xin)號(hao)線(xian)上(shang)產(chan)生(sheng)的(de)或(huo)信(xin)號(hao)線(xian)相(xiang)互(hu)之(zhi)間(jian)產(chan)生(sheng)的(de)耦(ou)合(he)噪(zao)聲(sheng)。
3.5 電源線設計:
根據印製線路板電流的大小,盡量加粗電源線寬度,減少環路電阻。同時、使電源線、地線的走向和數據傳遞的方向一致,這樣有助於增強抗噪聲能力。
3.6 抑製反射幹擾與終端匹配:
weileyizhichuxianzaiyinzhixianzhongduandefansheganrao,chuleteshuxuyaozhiwai,yingjinkenengsuoduanyinzhixiandechangduhecaiyongmansudianlu。biyaoshikejiazhongduanpipei。zhongduanpipeifangfabijiaoduo,changjianzhongduanpipeifangfajiantu3所示。根據經驗,對一般速度較快的TTL電路,其印製線條長於10cm以yi上shang時shi就jiu應ying采cai用yong終zhong端duan匹pi配pei措cuo施shi。匹pi配pei電dian阻zu的de阻zu值zhi應ying根gen據ju集ji成cheng電dian路lu的de輸shu出chu驅qu動dong電dian流liu及ji吸xi收shou電dian流liu的de最zui大da值zhi來lai決jue定ding。時shi鍾zhong信xin號hao較jiao多duo采cai用yong串chuan聯lian匹pi配pei,見jian圖tu4所示。

3.7 保護與分流線路:
zaishizhongdianluzhong,jubuquoudianrongduiyujianshaoyanzhedianyuanganxiandezaoshengchuanboyouzhefeichangzhongyaodezuoyong。danshishizhongxiantongyangxuyaobaohuyimianshouqitadianciganraoyuandeganrao,fouze,shouraoshizhongxinhaojiangzaidianludeqitadifangyinqiwenti。
設置分流和保護線路是對關鍵信號(比如:對在一個充滿噪聲的環境中的係統時鍾信號)進行隔離和保護的非常有效的方法。PCB內(nei)的(de)分(fen)流(liu)或(huo)者(zhe)保(bao)護(hu)線(xian)路(lu)是(shi)沿(yan)著(zhe)關(guan)鍵(jian)信(xin)號(hao)的(de)線(xian)路(lu)兩(liang)邊(bian)布(bu)放(fang)隔(ge)離(li)保(bao)護(hu)線(xian)。保(bao)護(hu)線(xian)路(lu)不(bu)僅(jin)隔(ge)離(li)了(le)由(you)其(qi)他(ta)信(xin)號(hao)線(xian)上(shang)產(chan)生(sheng)的(de)耦(ou)合(he)磁(ci)通(tong),而(er)且(qie)也(ye)將(jiang)關(guan)鍵(jian)信(xin)號(hao)從(cong)與(yu)其(qi)他(ta)信(xin)號(hao)線(xian)的(de)耦(ou)合(he)中(zhong)隔(ge)離(li)開(kai)來(lai)。
分流線路和保護線路之間的不同之處在於分流線路不必兩端端接(與地連接),但是保護線路的兩端都必須連接到地。為了進一步的減少耦合,多層PCB中的保護線路可以每隔一段就加上到地的通路。
3.8 局部電源和IC間的去耦:
在zai直zhi流liu電dian源yuan回hui路lu中zhong,負fu載zai的de變bian化hua會hui引yin起qi電dian源yuan噪zao聲sheng。例li如ru在zai數shu字zi電dian路lu中zhong,當dang電dian路lu從cong一yi個ge狀zhuang態tai轉zhuan換huan為wei另ling一yi種zhong狀zhuang態tai時shi,就jiu會hui在zai電dian源yuan線xian上shang產chan生sheng一yi個ge很hen大da的de尖jian峰feng電dian流liu,形xing成cheng瞬shun變bian的de噪zao聲sheng電dian壓ya。局ju部bu去qu耦ou能neng夠gou減jian少shao沿yan著zhe電dian源yuan幹gan線xian的de噪zao聲sheng傳chuan播bo。連lian接jie著zhe電dian源yuan輸shu入ru口kou與yuPCB之間的大容量旁路電容起著一個低頻騷擾濾波器的作用,同時作為一個電能貯存器以滿足突發的功率需求。此外,在每個IC的電源和地之間都應當有去耦電容,這些去耦電容應該盡可能的接近IC引腳,這將有助於濾除IC的開關噪聲。
配置去耦電容可以抑製因負載變化而產生的噪聲,是印製線路板的可靠性設計的一種常規做法,配置原則如下:
(1) 電源輸入端跨接10~100μF的電解電容器。如有可能,接100μF以上的更好。
(2) 原則上每個集成電路芯片都應布置一個0.01μF的瓷片電容,如遇印製板空隙不夠,可每4~8個芯片布置一個1~10μF的鉭電容。這種器件的高頻阻抗特別小,在500kHz~20MHz範圍內阻抗小於1Ω,而且漏電流很小(0.5μA以下)。最好不用電解電容,電解電容是兩層溥膜卷起來的,這種結構在高頻時表現為電感。
(3) 對於抗噪能力弱、關斷時電源變化大的器件,如RAM、ROM存儲器件,應在芯片的電源線和地線之間直接接入高頻退耦電容。
(4) 電容引線不能太長,尤其是高頻旁路電容不能有引線。
去耦電容值的選取並不嚴格,可按C=1/f計算:即10MHz取0.1μF。對微控製器構成的係統,取0.1~0.01μF之間都可以。好的高頻去耦電容可以去除高到1GHz的高頻成份。陶瓷片電容或多層陶瓷電容的高頻特性較好。
此外,還應注意以下兩點:
(1) 在印製板中有接觸器、繼電器、按鈕等元件時.操作它們時均會產生較大火花放電,必須采用RC吸收電路來吸收放電電流。一般R取1~2kΩ,C取2.2~4.7μF。
(2) CMOS的輸入阻抗很高,且易受感應,因此在使用時對不用端要通過電阻接地或接正電源。
3.9 布線技術:
3.9.1 過孔
過孔一般被使用在多層印製線路板中。當是高速信號時,過孔產生1到4nH的電感和0.3到0.5pF的電容。因此,當鋪設高速信號通道時,過孔應該被保持絕對的最少。對於高速的並行線(如地址和數據線),如果層的改變是不可避免,應該確保每根信號線的過孔數一樣。

3.9.2 45度角的路徑
與(yu)過(guo)孔(kong)相(xiang)似(si),直(zhi)角(jiao)的(de)轉(zhuan)彎(wan)路(lu)徑(jing)應(ying)該(gai)被(bei)避(bi)免(mian),因(yin)為(wei)它(ta)在(zai)內(nei)部(bu)的(de)邊(bian)緣(yuan)能(neng)產(chan)生(sheng)集(ji)中(zhong)的(de)電(dian)場(chang)。該(gai)場(chang)能(neng)耦(ou)合(he)較(jiao)強(qiang)噪(zao)聲(sheng)到(dao)相(xiang)鄰(lin)路(lu)徑(jing),因(yin)此(ci),當(dang)轉(zhuan)動(dong)路(lu)徑(jing)時(shi)全(quan)部(bu)的(de)直(zhi)角(jiao)路(lu)徑(jing)應(ying)該(gai)采(cai)用(yong)45度。圖5是45度路徑的一般規則。
3.9.3 短截線

如圖6所suo示shi短duan截jie線xian會hui產chan生sheng反fan射she,同tong時shi也ye潛qian在zai增zeng加jia輻fu射she天tian線xian的de可ke能neng。雖sui然ran短duan截jie線xian長chang度du可ke能neng不bu是shi任ren何he係xi統tong已yi知zhi信xin號hao波bo長chang的de四si分fen之zhi一yi整zheng數shu,但dan是shi附fu帶dai的de輻fu射she可ke能neng在zai短duan截jie線xian上shang產chan生sheng振zhen蕩dang。因yin此ci,避bi免mian在zai傳chuan送song高gao頻pin率lv和he敏min感gan的de信xin號hao路lu徑jing上shang使shi用yong短duan截jie線xian。
3.9.4 樹型信號線排列
雖然樹型排列適用於多個PCB印製線路板的地線連接,但它帶有能產生多個短截線的信號路徑。因此,應該避免用樹型排列高速和敏感的信號線。
3.9.5 輻射型信號線排列
fushexingxinhaopailietongchangyouzuiduandelujing,yijichanshengcongyuandiandaojieshouqidezuixiaoyanchi,danshizheyenengchanshengduogefanshehefusheganrao,suoyiyinggaibimianyongfushexingpailiegaosuheminganxinhaoxian。
3.9.6 不變的路徑寬度
信號路徑的寬度從驅動到負載應該是常數。改變路徑寬度時路徑阻抗(電阻,電感,和電容)會產生改變,從而產生反射和造成線路阻抗不平衡。所以最好保持路徑寬度不變。
3.9.7 洞和過孔密集
經過電源和地層的過孔的密集會在接近過孔的地方產生局部化的阻抗差異。這個區域不僅成為信號活動的“熱點”,而且供電麵在這點是高阻,影響射頻電流傳遞。
3.9.8 切分孔隙
與洞和過孔密集相同,電源層或地線層切分孔隙(即長洞或寬通道)會在電源層和地層範圍內產生不一致的區域,就象絕緣層一樣減少他們的效力,也局部性地增加了電源層和地層的阻抗。
3.9.9 接地金屬化填充區
所有的金屬化填充區應該被連接到地,否則,這些大的金屬區域能充當輻射天線。
3.9.10 最小化環麵積
baochixinhaolujinghetadedifanhuixianjinkaozaiyiqijiangyouzhuyuzuixiaohuadihuan,yiner,yebimianleqianzaidetianxianhuan。duiyugaosudanduanxinhao,youshiruguoxinhaolujingmeiyouyanzhedizudedicengzou,dixianhuilukenengyebixuyanzhexinhaolujingliudonglaibuzhi。
3.10 其它布線策略:
采cai用yong平ping行xing走zou線xian可ke以yi減jian少shao導dao線xian電dian感gan,但dan導dao線xian之zhi間jian的de互hu感gan和he分fen布bu電dian容rong會hui增zeng加jia,如ru果guo布bu局ju允yun許xu,電dian源yuan線xian和he地di線xian最zui好hao采cai用yong井jing字zi形xing網wang狀zhuang布bu線xian結jie構gou,具ju體ti做zuo法fa是shi印yin製zhi板ban的de一yi麵mian橫heng向xiang布bu線xian,另ling一yi麵mian縱zong向xiang布bu線xian,然ran後hou在zai交jiao叉cha孔kong處chu用yong金jin屬shu化hua孔kong相xiang連lian。
為(wei)了(le)抑(yi)製(zhi)印(yin)製(zhi)板(ban)導(dao)線(xian)之(zhi)間(jian)的(de)串(chuan)擾(rao),在(zai)設(she)計(ji)布(bu)線(xian)時(shi)應(ying)盡(jin)量(liang)避(bi)免(mian)長(chang)距(ju)離(li)的(de)平(ping)行(xing)走(zou)線(xian),盡(jin)可(ke)能(neng)拉(la)開(kai)線(xian)與(yu)線(xian)之(zhi)間(jian)的(de)距(ju)離(li),信(xin)號(hao)線(xian)與(yu)地(di)線(xian)及(ji)電(dian)源(yuan)線(xian)盡(jin)可(ke)能(neng)不(bu)交(jiao)叉(cha)。在(zai)一(yi)些(xie)對(dui)幹(gan)擾(rao)十(shi)分(fen)敏(min)感(gan)的(de)信(xin)號(hao)線(xian)之(zhi)間(jian)設(she)置(zhi)一(yi)根(gen)接(jie)地(di)的(de)印(yin)製(zhi)線(xian),可(ke)以(yi)有(you)效(xiao)地(di)抑(yi)製(zhi)串(chuan)擾(rao)。
3.10.1 為了避免高頻信號通過印製導線時產生的電磁輻射,在印製線路板布線時,需注意以下幾點:
(1) 布線盡可能把同一輸出電流而方向相反的信號利用平行布局方式來消除磁場幹擾。
(2) 盡量減少印製導線的不連續性,例如導線寬度不要突變,導線的拐角應大於90度,禁止環狀走線等。
(3) 時鍾信號引線最容易產生電磁輻射幹擾,走線時應與地線回路相靠近。
(4) 總線驅動器應緊挨其欲驅動的總線。對於那些離開印製線路板的引線,驅動器應緊緊挨著連接器。
(5) youyushunbiandianliuzaiyinzhixiantiaoshangsuochanshengdechongjiganraozhuyaoshiyouyinzhidaoxiandedianganchengfenzaochengde,yinciyingjinliangjianxiaoyinzhidaoxiandedianganliang。yinzhidaoxiandedianganliangyuqichangduchengzhengbi,yuqikuanduchengfanbi,yinerduanerjingdedaoxianduiyizhiganraoshiyoulide。shizhongyinxian、行驅動器或總線驅動器的信號線常常載有大的瞬變電流,印製導線要盡可能短。對於分立元件電路,印製導線寬度在1.5mm左右時,即可完全滿足要求;對於集成電路,印製導線寬度可在0.2~1.0mm之間選擇。
(6) 發fa熱re元yuan件jian周zhou圍wei或huo大da電dian流liu通tong過guo的de引yin線xian盡jin量liang避bi免mian使shi用yong大da麵mian積ji銅tong箔bo,否fou則ze,長chang時shi間jian受shou熱re時shi,易yi發fa生sheng銅tong箔bo膨peng脹zhang和he脫tuo落luo現xian象xiang。必bi須xu用yong大da麵mian積ji銅tong箔bo時shi,最zui好hao用yong柵zha格ge狀zhuang,這zhe樣yang有you利li於yu排pai除chu銅tong箔bo與yu基ji板ban間jian粘zhan合he劑ji受shou熱re產chan生sheng的de揮hui發fa性xing氣qi體ti。
(7) 焊盤中心孔要比器件引線直徑稍大一些。焊盤太大易形成虛焊。焊盤外徑D一般不小於(d+1.2) mm,其中d為引線孔徑。對高密度的數字電路,焊盤最小直徑可取(d+1.0)mm。
3.10.2 印刷線路板的布線還要注意以下問題:
(1) 專用零伏線,電源線的走線寬度≥1mm;
(2) 電源線和地線盡可能靠近,以便使分布線電流達到均衡;
(3) 要為模擬電路專門提供一根零伏線;
(4) 為減少線間串擾,必要時可增加印刷線條間距離;
(5) 有意安插一些零伏線作為線間隔離;
(6) 印刷電路的插頭也要多安排一些零伏線作為線間隔離;
(7) 特別注意電流流通中的導線環路尺寸;
(8) 如有可能,在控製線(於印刷板上)的入口處加接R-C濾波器去耦,以便消除傳輸中可能出現的幹擾因素。
3.11 PCB布線通用規則:
在設計印製線路板時,應注意以下幾點:
(1) 從減小輻射騷擾的角度出發,應盡量選用多層板,內層分別作電源層、地di線xian層ceng,用yong以yi降jiang低di供gong電dian線xian路lu阻zu抗kang,抑yi製zhi公gong共gong阻zu抗kang噪zao聲sheng,對dui信xin號hao線xian形xing成cheng均jun勻yun的de接jie地di麵mian,加jia大da信xin號hao線xian和he接jie地di麵mian間jian的de分fen布bu電dian容rong,抑yi製zhi其qi向xiang空kong間jian輻fu射she的de能neng力li。
(2) 電源線、地線、印製板走線對高頻信號應保持低阻抗。在頻率很高的情況下,電源線、地線、或印製板走線都會成為接收與發射騷擾的小天線。降低這種騷擾的方法除了加濾波電容外,更值得重視的是減小電源線、地線及其他印製板走線本身的高頻阻抗。因此,各種印製板走線要短而粗,線條要均勻。
(3) 電源線、地線及印製導線在印製板上的排列要恰當,盡量做到短而直,以減小信號線與回線之間所形成的環路麵積。
(4) 時鍾發生器盡量靠近到用該時鍾的器件。
(5) 石英晶體振蕩器外殼要接地。
(6) 用地線將時鍾區圈起來,時鍾線盡量短。
(7) 印製板盡量使用45°折線而不用90°折線布線以減小高頻信號對外的發射與耦合。
(8) 單麵板和雙麵板用單點接電源和單點接地;電源線、地線盡量粗。
(9) I/O驅動電路盡量靠近印刷板邊的接插件,讓其盡快離開印刷板。
(10) 關鍵的線要盡量粗,並在兩邊加上保護地。高速線要短而直。
(11) 元件引腳盡量短,去耦電容引腳盡量短,去耦電容最好使用無引線的貼片電容。
(12) 對A/D類器件,數字部分與模擬部分地線寧可統一也不要交叉。
(13) 時鍾、總線、片選信號要遠離I/O線和接插件。
(14) 模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鍾。
(15) 時鍾線垂直於I/O線比平行I/O線幹擾小,時鍾元件引腳需遠離I/O電纜。
(16) 石英晶體下麵以及對噪聲敏感的器件下麵不要走線。
(17) 弱信號電路,低頻電路周圍不要形成電流環路。
(18) 任何信號都不要形成環路,如不可避免,讓環路區盡量小。
4.PCB板的地線設計
在zai電dian子zi設she備bei中zhong,接jie地di是shi控kong製zhi幹gan擾rao的de重zhong要yao方fang法fa。如ru能neng將jiang接jie地di和he屏ping蔽bi正zheng確que結jie合he起qi來lai使shi用yong,可ke解jie決jue大da部bu分fen幹gan擾rao問wen題ti。電dian子zi設she備bei中zhong地di線xian結jie構gou大da致zhi有you係xi統tong地di、機殼地(屏蔽地)、數字地(邏輯地)和模擬地等。
在PCB板的地線設計中,接地技術既應用於多層PCB,也應用於單層PCB。接地技術的目標是最小化接地阻抗,從此減少從電路返回到電源之間的接地回路的電勢。
(1) 正確選擇單點接地與多點接地
在低頻電路中,信號的工作頻率小於1MHz,它的布線和器件間的電感影響較小,而接地電路形成的環流對幹擾影響較大,因而應采用一點接地。當信號工作頻率大於10MHz時,地線阻抗變得很大,此時應盡量降低地線阻抗,應采用就近多點接地。當工作頻率在1~10MHz時,如果采用一點接地,其地線長度不應超過波長的1/20,否則應采用多點接地法。高頻電路宜采用多點串聯接地,地線應短而粗,高頻元件周圍盡量布置柵格狀大麵積接地銅箔。
(2) 將數字電路與模擬電路分開
dianlubanshangjiyougaosuluojidianlu,youyouxianxingdianlu,yingshitamenjinliangfenkai,erliangzhededixianbuyaoxianghun,fenbieyudianyuanduandixianxianglian。yaojinliangjiadaxianxingdianludejiedimianji。
(3) 盡量加粗接地線
ruojiedixianhenxi,jiedidianweizesuidianliudebianhuaerbianhua,zhishidianzishebeidedingshixinhaodianpingbuwen,kangzaoshengxingnengbianhuai。yinciyingjiangjiedixianjinliangjiacu,shitanengtongguosanbeiyuyinzhixianlubandeyunxudianliu。ruyoukeneng,jiedixiandekuanduyingdayu3mm。
(4) 將接地線構成閉環路
設計隻由數字電路組成的印製線路板的地線係統時,將接地線做成閉環路可以明顯的提高抗噪聲能力。其原因在於:印(yin)製(zhi)線(xian)路(lu)板(ban)上(shang)有(you)很(hen)多(duo)集(ji)成(cheng)電(dian)路(lu)元(yuan)件(jian),尤(you)其(qi)遇(yu)有(you)耗(hao)電(dian)多(duo)的(de)元(yuan)件(jian)時(shi),因(yin)受(shou)接(jie)地(di)線(xian)粗(cu)細(xi)的(de)限(xian)製(zhi),會(hui)在(zai)地(di)結(jie)上(shang)產(chan)生(sheng)較(jiao)大(da)的(de)電(dian)位(wei)差(cha),引(yin)起(qi)抗(kang)噪(zao)聲(sheng)能(neng)力(li)下(xia)降(jiang),若(ruo)將(jiang)接(jie)地(di)結(jie)構(gou)成(cheng)環(huan)路(lu),則(ze)會(hui)縮(suo)小(xiao)電(dian)位(wei)差(cha)值(zhi),提(ti)高(gao)電(dian)子(zi)設(she)備(bei)的(de)抗(kang)噪(zao)聲(sheng)能(neng)力(li)。
(5) 當采用多層線路板設計時,可將其中一層作為“全地平麵”,這樣可減少接地阻抗,同時又起到屏蔽作用。我們常常在印製板周邊布一圈寬的地線,也是起著同樣的作用。
(6) 單層PCB的接地線
在單層(單麵)PCB中,接地線的寬度應盡可能的寬,且至少應為1.5mm(60mil)。由於在單層PCB上無法實現星形布線,因此跳線和地線寬度的改變應當保持為最低,否則將引起線路阻抗與電感的變化。
(7) 雙層PCB的接地線
在雙層(雙麵)PCB中,對於數字電路優先使用地線柵格/點陣布線,這種布線方式可以減少接地阻抗、接地回路和信號環路。像在單層PCB中那樣,地線和電源線的寬度最少應為1.5mm。
另ling外wai的de一yi種zhong布bu局ju是shi將jiang接jie地di層ceng放fang在zai一yi邊bian,信xin號hao和he電dian源yuan線xian放fang於yu另ling一yi邊bian。在zai這zhe種zhong布bu置zhi方fang式shi中zhong將jiang進jin一yi步bu減jian少shao接jie地di回hui路lu和he阻zu抗kang。此ci時shi,去qu耦ou電dian容rong可ke以yi放fang置zhi在zai距ju離liIC供電線和接地層之間盡可能近的地方。
(8) PCB電容
在多層板上,由分離電源麵和地麵的絕緣薄層產生了PCB電容。在單層板上,電源線和地線的平行布放也將存在這種電容效應。PCBdianrongdeyigeyoudianshitajuyoufeichanggaodepinlvxiangyinghejunyundefenbuzaizhenggemianhuozhengtiaoxianshangdedichuanliandiangan,tadengxiaoyuyigejunyunfenbuzaizhenggebanshangdequoudianrong。meiyourenheyigedandudefenliyuanjianjuyouzhegetexing。
(9) 高速電路與低速電路
布放高速電路和元件時應使其更接近接地麵,而低速電路和元件應使其接近電源麵。
(10) 地的銅填充
在某些模擬電路中,沒有用到的電路板區域是由一個大的接地麵來覆蓋,以此提供屏蔽和增加去耦能力。但是假如這片銅區是懸空的(比如它沒有和地連接),那麼它可能表現為一個天線,並將導致電磁兼容問題。
(11) 多層PCB中的接地麵和電源麵
在多層PCB中,推薦把電源麵和接地麵盡可能近的放置在相鄰的層中,以便在整個板上產生一個大的PCB電容。速度最快的關鍵信號應當臨近接地麵的一邊,非關鍵信號則布置靠近電源麵。
(12) 電源要求
當電路需要不止一個電源供給時,采用接地將每個電源分離開。但是在單層PCB中zhong多duo點dian接jie地di是shi不bu可ke能neng的de。一yi種zhong解jie決jue方fang法fa是shi把ba從cong一yi個ge電dian源yuan中zhong引yin出chu的de電dian源yuan線xian和he地di線xian同tong其qi他ta的de電dian源yuan線xian和he地di線xian分fen隔ge開kai,這zhe同tong樣yang有you助zhu於yu避bi免mian電dian源yuan之zhi間jian的de噪zao聲sheng耦ou合he。
5.模擬數字混合線路板的設計
如何降低數字信號和模擬信號間的相互幹擾呢?有兩個基本原則:第一個原則是盡可能減小電流環路的麵積;第二個原則是係統隻采用一個參考麵。相反,如果係統存在兩個參考麵,就可能形成一個偶極天線(注:小型偶極天線的輻射大小與線的長度、流過的電流大小以及頻率成正比);而如果信號不能通過盡可能小的環路返回,就可能形成一個大的環狀天線(注:小型環狀天線的輻射大小與環路麵積、流過環路的電流大小以及頻率的平方成正比)。在設計中要盡可能避免這兩種情況。
yourenjianyijianghunhexinhaodianlubanshangdeshuzidihemonidifengekai,zheyangnengshixianshuzidihemonidizhijiandegeli。jinguanzhezhongfangfakexing,danshicunzaihenduoqianzaidewenti,zaifuzadedaxingxitongzhongwentiyouqituchu。zuiguanjiandewentishibunengkuayuefengejianxibuxian,yidankuayuelefengejianxibuxian,diancifushehexinhaochuanraodouhuijijuzengjia。zaiPCB設計中最常見的問題就是信號線跨越分割地或電源而產生EMI問題。
了(le)解(jie)電(dian)流(liu)回(hui)流(liu)到(dao)地(di)的(de)路(lu)徑(jing)和(he)方(fang)式(shi)是(shi)優(you)化(hua)混(hun)合(he)信(xin)號(hao)電(dian)路(lu)板(ban)設(she)計(ji)的(de)關(guan)鍵(jian)。許(xu)多(duo)設(she)計(ji)工(gong)程(cheng)師(shi)僅(jin)僅(jin)考(kao)慮(lv)信(xin)號(hao)電(dian)流(liu)從(cong)哪(na)兒(er)流(liu)過(guo),而(er)忽(hu)略(lve)了(le)電(dian)流(liu)的(de)具(ju)體(ti)路(lu)徑(jing)。如(ru)果(guo)必(bi)須(xu)對(dui)地(di)線(xian)層(ceng)進(jin)行(xing)分(fen)割(ge),而(er)且(qie)必(bi)須(xu)通(tong)過(guo)分(fen)割(ge)之(zhi)間(jian)的(de)間(jian)隙(xi)布(bu)線(xian),可(ke)以(yi)先(xian)在(zai)被(bei)分(fen)割(ge)的(de)地(di)之(zhi)間(jian)進(jin)行(xing)單(dan)點(dian)連(lian)接(jie),形(xing)成(cheng)兩(liang)個(ge)地(di)之(zhi)間(jian)的(de)連(lian)接(jie)橋(qiao),然(ran)後(hou)通(tong)過(guo)該(gai)連(lian)接(jie)橋(qiao)布(bu)線(xian)。這(zhe)樣(yang),在(zai)每(mei)一(yi)個(ge)信(xin)號(hao)線(xian)的(de)下(xia)方(fang)都(dou)能(neng)夠(gou)提(ti)供(gong)一(yi)個(ge)直(zhi)接(jie)的(de)電(dian)流(liu)回(hui)流(liu)路(lu)徑(jing),從(cong)而(er)使(shi)形(xing)成(cheng)的(de)環(huan)路(lu)麵(mian)積(ji)很(hen)小(xiao)。
采用光隔離器件或變壓器也能實現信號跨越分割間隙。對於前者,跨越分割間隙的是光信號;在采用變壓器的情況下,跨越分割間隙的是磁場。還有一種可行的辦法是采用差分信號:信號從一條線流入從另外一條信號線返回,這種情況下,不需要地作為回流路徑。
在實際工作中一般傾向於使用統一地,將PCB分(fen)區(qu)為(wei)模(mo)擬(ni)部(bu)分(fen)和(he)數(shu)字(zi)部(bu)分(fen)。模(mo)擬(ni)信(xin)號(hao)在(zai)電(dian)路(lu)板(ban)所(suo)有(you)層(ceng)的(de)模(mo)擬(ni)區(qu)內(nei)布(bu)線(xian),而(er)數(shu)字(zi)信(xin)號(hao)在(zai)數(shu)字(zi)電(dian)路(lu)區(qu)內(nei)布(bu)線(xian)。在(zai)這(zhe)種(zhong)情(qing)況(kuang)下(xia),數(shu)字(zi)信(xin)號(hao)返(fan)回(hui)電(dian)流(liu)不(bu)會(hui)流(liu)入(ru)到(dao)模(mo)擬(ni)信(xin)號(hao)的(de)地(di)。隻(zhi)有(you)將(jiang)數(shu)字(zi)信(xin)號(hao)布(bu)線(xian)在(zai)電(dian)路(lu)板(ban)的(de)模(mo)擬(ni)部(bu)分(fen)之(zhi)上(shang)或(huo)者(zhe)將(jiang)模(mo)擬(ni)信(xin)號(hao)布(bu)線(xian)在(zai)電(dian)路(lu)板(ban)的(de)數(shu)字(zi)部(bu)分(fen)之(zhi)上(shang)時(shi),才(cai)會(hui)出(chu)現(xian)數(shu)字(zi)信(xin)號(hao)對(dui)模(mo)擬(ni)信(xin)號(hao)的(de)幹(gan)擾(rao)。出(chu)現(xian)這(zhe)種(zhong)問(wen)題(ti)並(bing)不(bu)是(shi)因(yin)為(wei)沒(mei)有(you)分(fen)割(ge)地(di),真(zhen)正(zheng)原(yuan)因(yin)是(shi)數(shu)字(zi)信(xin)號(hao)布(bu)線(xian)不(bu)適(shi)當(dang)。
在將A/D轉換器的模擬地和數字地管腳連接在一起時,大多數的A/D轉換器廠商會建議:將AGND和DGND管腳通過最短的引線連接到同一個低阻抗的地上。如果係統僅有一個A/D轉換器,上麵的問題就很容易解決。將地分割開,在A/D轉換器下麵把模擬地和數字地部分連接在一起。采取該方法時,必須保證兩個地之間的連接橋寬度與IC等寬,並且任何信號線都不能跨越分割間隙。如果係統中A/D轉換器較多,例如10個A/D轉換器怎樣連接呢?如果在每一個A/D轉zhuan換huan器qi的de下xia麵mian都dou將jiang模mo擬ni地di和he數shu字zi地di連lian接jie在zai一yi起qi,則ze產chan生sheng多duo點dian相xiang連lian,模mo擬ni地di和he數shu字zi地di之zhi間jian的de隔ge離li就jiu毫hao無wu意yi義yi。而er如ru果guo不bu這zhe樣yang連lian接jie,就jiu違wei反fan了le廠chang商shang的de要yao求qiu。
最好的辦法是開始時就用統一地。將統一的地分為模擬部分和數字部分。這樣的布局布線既滿足了IC器件廠商對模擬地和數字地管腳低阻抗連接的要求,同時又不會形成環路天線或偶極天線而產生EMC問題。
混合信號PCB設計是一個複雜的過程,設計過程要注意以下幾點:
(1) PCB分區為獨立的模擬部分和數字部分。
(2) 合適的元器件布局。
(3) A/D轉換器跨分區放置。
(4) 不要對地進行分割。在電路板的模擬部分和數字部分下麵敷設統一地。
(5) 在電路板的所有層中,數字信號隻能在電路板的數字部分布線;模擬信號隻能在電路板的模擬部分布線。
(6) 實現模擬和數字電源分割。
(7) 布線不能跨越分割電源麵之間的間隙。
(8) 必須跨越分割電源之間間隙的信號線要位於緊鄰大麵積地的布線層上。
(9) 分析返回地電流實際流過的路徑和方式。
(10) 采用正確的布線規則。
6.PCB設計時的電路措施
womenzaishejidianzixianlushi,bijiaoduokaolvdeshichanpindeshijixingneng,erbuhuitaiduokaolvchanpindediancijianrongtexinghediancisaoraodeyizhijidiancikangganraotexing。yongzheyangdedianluyuanlitujinxingPCB的de排pai板ban時shi為wei達da到dao電dian磁ci兼jian容rong的de目mu的de,必bi須xu采cai取qu必bi要yao的de電dian路lu措cuo施shi,即ji在zai其qi電dian路lu原yuan理li圖tu的de基ji礎chu上shang增zeng加jia必bi要yao的de附fu加jia電dian路lu,以yi提ti高gao其qi產chan品pin的de電dian磁ci兼jian容rong性xing能neng。實shi際jiPCB設計中可采用以下電路措施:
(1) 可用在PCB走線上串接一個電阻的辦法,降低控製信號線上下沿跳變速率。
(2) 盡量為繼電器等提供某種形式的阻尼(高頻電容、反向二極管等)。
(3) 對進入印製板的信號要加濾波,從高噪聲區到低噪聲區的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。
(4) MCU無用端要通過相應的匹配電阻接電源或接地。或定義成輸出端,集成電路上該接電源、地的端都要接,不要懸空。
(5) 閑置不用的門電路輸入端不要懸空,而是通過相應的匹配電阻接電源或接地。閑置不用的運放正輸入端接地,負輸入端接輸出端。
(6) 為每個集成電路設一個高頻去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。
(7) 用大容量的鉭電容或聚酯電容而不用電解電容作電路板上的充放電儲能電容。使用管狀電容時,外殼要接地。
7.結束語
印yin製zhi線xian路lu板ban是shi電dian子zi產chan品pin最zui基ji本ben的de部bu件jian,也ye是shi絕jue大da部bu分fen電dian子zi元yuan器qi件jian的de載zai體ti。當dang一yi個ge產chan品pin的de印yin製zhi線xian路lu板ban設she計ji完wan成cheng後hou,可ke以yi說shuo其qi核he心xin電dian路lu的de騷sao擾rao和he抗kang擾rao特te性xing就jiu基ji本ben已yi經jing確que定ding下xia來lai了le,要yao想xiang再zai提ti高gao其qi電dian磁ci兼jian容rong特te性xing,就jiu隻zhi能neng通tong過guo接jie口kou電dian路lu的de濾lv波bo和he外wai殼ke的de屏ping蔽bi來lai“圍追堵截”了(le),這(zhe)樣(yang)不(bu)但(dan)大(da)大(da)增(zeng)加(jia)了(le)產(chan)品(pin)的(de)後(hou)續(xu)成(cheng)本(ben),也(ye)增(zeng)加(jia)了(le)產(chan)品(pin)的(de)複(fu)雜(za)程(cheng)度(du),降(jiang)低(di)了(le)產(chan)品(pin)的(de)可(ke)靠(kao)性(xing)。可(ke)以(yi)說(shuo)一(yi)個(ge)好(hao)的(de)印(yin)製(zhi)線(xian)路(lu)板(ban)可(ke)以(yi)解(jie)決(jue)大(da)部(bu)分(fen)的(de)電(dian)磁(ci)騷(sao)擾(rao)問(wen)題(ti),隻(zhi)要(yao)同(tong)時(shi)在(zai)接(jie)口(kou)電(dian)路(lu)排(pai)板(ban)時(shi)增(zeng)加(jia)適(shi)當(dang)瞬(shun)態(tai)抑(yi)製(zhi)器(qi)件(jian)和(he)濾(lv)波(bo)電(dian)路(lu)就(jiu)可(ke)以(yi)同(tong)時(shi)解(jie)決(jue)大(da)部(bu)分(fen)抗(kang)擾(rao)度(du)問(wen)題(ti)。
印製線路板的電磁兼容設計是一個技巧性很強的工作,同時,也需要大量的經驗積累。一個電磁兼容設計良好的印製板是一個完美的“工藝品”,shiwufachaoxihezhaobande。danzhebingbushishuowomendeyinzhixianlubanjiububikaolvchanpindediancijianrongxingneng,zhiyoutongguowaiweidianluhewaikejinxingbujiule。zhiyaowomenzaiPCB設she計ji中zhong能neng遵zun守shou本ben文wen所suo羅luo列lie的de設she計ji規gui則ze,也ye可ke以yi解jie決jue大da部bu分fen的de電dian磁ci兼jian容rong問wen題ti,再zai通tong過guo少shao量liang的de外wai圍wei瞬shun態tai抑yi製zhi器qi件jian和he濾lv波bo電dian路lu及ji適shi當dang的de外wai殼ke屏ping蔽bi和he正zheng確que的de接jie地di,就jiu可ke以yi完wan成cheng一yi個ge滿man足zu電dian磁ci兼jian容rong要yao求qiu的de產chan品pin。若ruo我wo們men注zhu意yi平ping時shi的de經jing驗yan和he技ji術shu的de積ji累lei和he總zong結jie,最zui終zhong我wo們men也ye可ke以yi成cheng為weiPCB“工藝品”設計大師,設計出自己的PCB“工藝極品”。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
- 從技術研發到規模量產:恩智浦第三代成像雷達平台,賦能下一代自動駕駛!
- 從機械執行到智能互動:移遠Q-Robotbox助力具身智能加速落地
- 品英Pickering將亮相2026航空電子國際論壇,展示航電與電池測試前沿方案
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索





