單電源運算放大器的偏置與去耦電路設計
發布時間:2008-10-14
中心論題:
- 單電源供電運算放大器的偏置方法。
- 偏置電路的去耦問題。
- 運算放大器中輸入偏置電流的影響。
- 電路參數及期間的參數選擇。
解決方案:
- SGM8541運算放大器增強電源抑製能力。
- 從偏置電路的中間節點接電容提高電源抑製。
- 設置C2與偏置電路連接點帶寬是1/10信號輸入帶寬旁路掉偏置電路通頻帶內全部噪聲。
- 在偏置電路中使用一個齊納二極管調整偏置電壓提供靜態工作點。
目前在許多手持設備、汽車以及計算機等設備隻用單電源供電,但是單電源容易出現不穩定問題,因此需要在電路外圍增加輔助器件以提高穩定性。在電路圖1中展示了單電源供電運算放大器的偏置方法,用電阻RA與電阻RB構成分壓電路,並把正輸入端的電壓設置為Vs/2。輸入信號VIN是通過電容耦合到正輸入端。在該電路中有一些嚴重的局限性。
首先,電路的電源抑製幾乎沒有,電源電壓的任何變化都將直接通過兩個分壓電阻改變偏置電壓Vs/2,但電源抑製的能力是電路非常重要的特性。例如此電路的電源電壓1伏的變化,能引起偏置電路電壓的輸出Vs/2變化0.5伏。該電路的電源抑製僅僅隻有6dB,通過選用SGM8541運算放大器可以增強電源抑製能力。
圖1:單電源供電運算放大器的偏置方法。
其(qi)次(ci),運(yun)算(suan)放(fang)大(da)器(qi)驅(qu)動(dong)大(da)電(dian)流(liu)負(fu)載(zai)時(shi)電(dian)源(yuan)經(jing)常(chang)不(bu)穩(wen)定(ding),除(chu)非(fei)電(dian)源(yuan)有(you)很(hen)好(hao)的(de)調(tiao)節(jie)能(neng)力(li),或(huo)有(you)很(hen)好(hao)的(de)旁(pang)路(lu),否(fou)則(ze)大(da)的(de)電(dian)壓(ya)波(bo)動(dong)將(jiang)回(hui)饋(kui)到(dao)電(dian)源(yuan)線(xian)路(lu)上(shang)。運(yun)算(suan)放(fang)大(da)器(qi)的(de)正(zheng)輸(shu)入(ru)端(duan)的(de)參(can)考(kao)點(dian)將(jiang)直(zhi)接(jie)偏(pian)離(li)Vs/2,這些信號將直接流入放大器的正輸入端。
表1:適用於圖2的典型器件值。
在應用中要特別注意布局,多個電源旁路電容、星形接地、單獨的印製電源層可以提供比較穩定的電路。
偏置電路的去耦問題
解答這個問題需要改變一下電路。圖2從偏置電路的中間節點接電容C2,用來旁路AC信號,這樣可以提高AC的電源抑製,電阻RIN為Vs/2的基準電壓提供DC的返回通路,並且為AC輸入提供了交流輸入阻抗。
圖2:接電容C2來旁路AC信號,提高AC的電源抑製。
這個偏置電路的-3dB帶寬是通過電阻RA、RB與電容C2構成的並且等於

此偏置電路當頻率在30Hz以內時,沒有電源抑製的能力,因此任何在電源線上低於30Hz的信號,能夠輕易地加到放大器的輸入端。一個通常解決這個問題的方法是增加電容值C2,它的值需要足夠的大,以便能有效地旁路掉偏置電路通頻帶以內的全部噪聲。然而在這裏比較合理的方法是,設置C2與偏置電路連接點的帶寬是十分之一的信號輸入帶寬,參見圖2。
表2:電路圖3和4的一些齊納二極管與Rz電阻值的關係
在有些運算放大器中輸入偏置電流比較大是需要考慮的,由於放大器偏置電流的影響,偏置分壓電路的分壓點將偏離Vs/2,影響了放大器的靜態工作點。為了使放大器的靜態工作點盡量靠近Vs/2,需要增加平衡電阻,見電路圖2。在這個電路中運算放大器選用的是SGM8541,該放大器的輸入偏置電流在常溫下隻有1-2個皮安,幾乎為零,因此可以不考慮輸入偏置電流帶來的誤差。但如果工作在非常寬的溫度範圍(-20℃-80℃),在放大器的正負輸入端加平衡電阻能很好地阻止輸入帶來的誤差。
圖3:齊納二級管偏置電路。
設計單電源運算放大器電路,需要考慮輸入偏置電流誤差、電源抑製、增益、以及輸入與輸出線路帶寬等等。然而普通的應用設計是可以通過查表來獲得,見表1。在單電源電壓為15V或12V時偏置分壓的兩個電阻通常選用100kΩ,這樣可以在電源消耗與輸入偏置電流誤差之間合理的折中。5V單電源偏置分壓電阻減小到一個比較低的值,例如42kΩ。還有些在3.3V應用中偏置分壓電阻選在27kΩ左右。
齊納二級管偏置電路
表3:電路參數及期間參數選擇。
雖然電阻偏置電路技術成本很低,並且始終能保持運放輸出控製在Vs/2,但運放的共模抑製能力完全依靠RA/RB與C2構成的RC時間常數。通過使用C2可以提高至少10倍的RC(RC通過R1/C1與RIN/CIN的網路構成)時間常數,這將有助於提高共模抑製比。RA與RB在使用100kΩ,並且電路帶寬沒有降低的時候,C2keyibaochixiangdangxiaoderongliang。yekeyicaiyongqitadefangfazaidandianyuanzhongtigongpianzhidianya,bingqieyouhenhaodedianyuanyizhiyugongmoyizhi。biruzaipianzhidianluzhongkeyishiyongyigeqinaerjiguantiaozhengpianzhidianya,tigongjingtaigongzuodian。
圖4:利用相同的齊納二極管的反相放大器電路的偏置方法。
在圖3中,電流通過電阻RZ流到齊納二極管,形成偏置工作點。電容CN可以阻止齊納二極管產生的噪聲通過反饋進入運放。要想實現低噪聲電路需要使用一個比10uF還大的CN,並且齊納二極管應該選擇一個工作電壓在Vs/2。電阻RZ必須選擇能夠提供齊納二極管工作在穩定的額定電壓上和保持輸出噪聲電流比較低的水平上。因為運放的輸入電流隻有1pA左右,幾乎接近零,所以為了減小輸出噪聲電流,低功耗的齊納二極管是非常理想的選擇。可以選擇250mW的齊納二極管,但為了考慮成本,選擇500mW的齊納二極管也是可以接受。齊納二極管的工作電流會因製造商的不同有些差別,在應用中一般IZ在5mA(250mW)與5uA(500mW)之間比較好。
表4:電路參數及期間參數選擇
在齊納二極管的工作極限範圍之內,采用下麵電路(圖3、圖4)將有比較好的電源抑製能力。但這個電路有一些缺陷,因為運放輸出的靜態工作點是齊納二極管的電壓而不是Vs/2。如果電源電壓下降,大信號輸出的波形將會失真(出現不對稱的削頂波形),此時電路還要消耗更多的電能。電阻RIN與R2應該選擇相同的電阻值,防止偏置電流引起更大的失調電壓誤差。
首先,電路的電源抑製幾乎沒有,電源電壓的任何變化都將直接通過兩個分壓電阻改變偏置電壓Vs/2,但電源抑製的能力是電路非常重要的特性。例如此電路的電源電壓1伏的變化,能引起偏置電路電壓的輸出Vs/2變化0.5伏。該電路的電源抑製僅僅隻有6dB,通過選用SGM8541運算放大器可以增強電源抑製能力。
圖1:單電源供電運算放大器的偏置方法。
其(qi)次(ci),運(yun)算(suan)放(fang)大(da)器(qi)驅(qu)動(dong)大(da)電(dian)流(liu)負(fu)載(zai)時(shi)電(dian)源(yuan)經(jing)常(chang)不(bu)穩(wen)定(ding),除(chu)非(fei)電(dian)源(yuan)有(you)很(hen)好(hao)的(de)調(tiao)節(jie)能(neng)力(li),或(huo)有(you)很(hen)好(hao)的(de)旁(pang)路(lu),否(fou)則(ze)大(da)的(de)電(dian)壓(ya)波(bo)動(dong)將(jiang)回(hui)饋(kui)到(dao)電(dian)源(yuan)線(xian)路(lu)上(shang)。運(yun)算(suan)放(fang)大(da)器(qi)的(de)正(zheng)輸(shu)入(ru)端(duan)的(de)參(can)考(kao)點(dian)將(jiang)直(zhi)接(jie)偏(pian)離(li)Vs/2,這些信號將直接流入放大器的正輸入端。
表1:適用於圖2的典型器件值。
在應用中要特別注意布局,多個電源旁路電容、星形接地、單獨的印製電源層可以提供比較穩定的電路。
偏置電路的去耦問題
解答這個問題需要改變一下電路。圖2從偏置電路的中間節點接電容C2,用來旁路AC信號,這樣可以提高AC的電源抑製,電阻RIN為Vs/2的基準電壓提供DC的返回通路,並且為AC輸入提供了交流輸入阻抗。
圖2:接電容C2來旁路AC信號,提高AC的電源抑製。
這個偏置電路的-3dB帶寬是通過電阻RA、RB與電容C2構成的並且等於

此偏置電路當頻率在30Hz以內時,沒有電源抑製的能力,因此任何在電源線上低於30Hz的信號,能夠輕易地加到放大器的輸入端。一個通常解決這個問題的方法是增加電容值C2,它的值需要足夠的大,以便能有效地旁路掉偏置電路通頻帶以內的全部噪聲。然而在這裏比較合理的方法是,設置C2與偏置電路連接點的帶寬是十分之一的信號輸入帶寬,參見圖2。
表2:電路圖3和4的一些齊納二極管與Rz電阻值的關係
在有些運算放大器中輸入偏置電流比較大是需要考慮的,由於放大器偏置電流的影響,偏置分壓電路的分壓點將偏離Vs/2,影響了放大器的靜態工作點。為了使放大器的靜態工作點盡量靠近Vs/2,需要增加平衡電阻,見電路圖2。在這個電路中運算放大器選用的是SGM8541,該放大器的輸入偏置電流在常溫下隻有1-2個皮安,幾乎為零,因此可以不考慮輸入偏置電流帶來的誤差。但如果工作在非常寬的溫度範圍(-20℃-80℃),在放大器的正負輸入端加平衡電阻能很好地阻止輸入帶來的誤差。
圖3:齊納二級管偏置電路。
設計單電源運算放大器電路,需要考慮輸入偏置電流誤差、電源抑製、增益、以及輸入與輸出線路帶寬等等。然而普通的應用設計是可以通過查表來獲得,見表1。在單電源電壓為15V或12V時偏置分壓的兩個電阻通常選用100kΩ,這樣可以在電源消耗與輸入偏置電流誤差之間合理的折中。5V單電源偏置分壓電阻減小到一個比較低的值,例如42kΩ。還有些在3.3V應用中偏置分壓電阻選在27kΩ左右。
齊納二級管偏置電路
表3:電路參數及期間參數選擇。
雖然電阻偏置電路技術成本很低,並且始終能保持運放輸出控製在Vs/2,但運放的共模抑製能力完全依靠RA/RB與C2構成的RC時間常數。通過使用C2可以提高至少10倍的RC(RC通過R1/C1與RIN/CIN的網路構成)時間常數,這將有助於提高共模抑製比。RA與RB在使用100kΩ,並且電路帶寬沒有降低的時候,C2keyibaochixiangdangxiaoderongliang。yekeyicaiyongqitadefangfazaidandianyuanzhongtigongpianzhidianya,bingqieyouhenhaodedianyuanyizhiyugongmoyizhi。biruzaipianzhidianluzhongkeyishiyongyigeqinaerjiguantiaozhengpianzhidianya,tigongjingtaigongzuodian。
圖4:利用相同的齊納二極管的反相放大器電路的偏置方法。
在圖3中,電流通過電阻RZ流到齊納二極管,形成偏置工作點。電容CN可以阻止齊納二極管產生的噪聲通過反饋進入運放。要想實現低噪聲電路需要使用一個比10uF還大的CN,並且齊納二極管應該選擇一個工作電壓在Vs/2。電阻RZ必須選擇能夠提供齊納二極管工作在穩定的額定電壓上和保持輸出噪聲電流比較低的水平上。因為運放的輸入電流隻有1pA左右,幾乎接近零,所以為了減小輸出噪聲電流,低功耗的齊納二極管是非常理想的選擇。可以選擇250mW的齊納二極管,但為了考慮成本,選擇500mW的齊納二極管也是可以接受。齊納二極管的工作電流會因製造商的不同有些差別,在應用中一般IZ在5mA(250mW)與5uA(500mW)之間比較好。
表4:電路參數及期間參數選擇
在齊納二極管的工作極限範圍之內,采用下麵電路(圖3、圖4)將有比較好的電源抑製能力。但這個電路有一些缺陷,因為運放輸出的靜態工作點是齊納二極管的電壓而不是Vs/2。如果電源電壓下降,大信號輸出的波形將會失真(出現不對稱的削頂波形),此時電路還要消耗更多的電能。電阻RIN與R2應該選擇相同的電阻值,防止偏置電流引起更大的失調電壓誤差。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 一秒檢測,成本降至萬分之一,光引科技把幾十萬的台式光譜儀“搬”到了手腕上
- AI服務器電源機櫃Power Rack HVDC MW級測試方案
- 突破工藝邊界,奎芯科技LPDDR5X IP矽驗證通過,速率達9600Mbps
- 通過直接、準確、自動測量超低範圍的氯殘留來推動反滲透膜保護
- 從技術研發到規模量產:恩智浦第三代成像雷達平台,賦能下一代自動駕駛!
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
按鈕開關
白色家電
保護器件
保險絲管
北鬥定位
北高智
貝能科技
背板連接器
背光器件
編碼器型號
便攜產品
便攜醫療
變容二極管
變壓器
檳城電子
並網
撥動開關
玻璃釉電容
剝線機
薄膜電容
薄膜電阻
薄膜開關
捕魚器
步進電機
測力傳感器
測試測量
測試設備
拆解
場效應管
超霸科技



