【錦囊五】PCB設計中關於反射的那些事兒
發布時間:2015-01-21 來源:陳德恒 一博科技 責任編輯:sherryyu
【導讀】繼續精心送上專家福利啦!前麵小編為大家帶來了PCB設計中反射疑雲的相關知識,這裏小編將繼續為大家介紹PCB設計中關於反射的相關問題知識!這裏主要帶來的是PCB設計中反射中深入反射的相關知識分析!
終於專家更新完了關於PCB設計中關於反射的相關知識,謝謝大家能這麼耐心的等待。
深入反射
問:窮人思維和富人思維有什麼區別?
答:我拿到一2.4mm的20層板給它的28G信號通道做優化,將信號安排在最後幾層,花了很久的時間在孔徑,pad,antipad,taper,孔距,地孔數量上做平衡,在最後為20mil長的stub需不需要背鑽做整體評估時,客戶拍拍我的肩膀說:“小陳呐,別那麼麻煩了,用鐳射孔走第三層嘛,過孔短,stub也短”。
真實故事改編,逗大家一樂。
回顧上一期問題,平時大家想到減小反射的方法大多在匹配傳輸線阻抗,源端串阻,末端端接,進一步的還有容性負載補償。
除了減小反射本身,是否還有別的方法呢?有,避開諧振點。
下麵是一個簡單的DDR3時鍾一驅四的拓撲,時鍾頻率為500MHz:

CPU到第一片顆粒長度為1500mil,顆粒與顆粒之間的長度為500mil,這時接收顆粒的波形如下:

拓撲沒有問題,末端也用匹配電阻上拉了,負載也並不多,為什麼裕量那麼小?
回想一下前幾節說的,500HMz的時鍾信號頻域分量主要在500MHz,1.5GHz,這幾個頻率分量的四分之一波長分別為3000mil,1000mil。而我們當前拓撲中兩兩之間1500mil,500mil的線長很容易就湊成了四分之一波長,諧振最嚴重的長度。
[page]
怎麼辦呢?我們將CPU到第一片顆粒之間的線長延長至2100mil,顆粒之間線長延長至700mil之後:

整體的裕量變大了,如果再稍微做一些容性負載補償:

裕量進一步提升。實際操作時隻需要在布局時稍微注意一下器件之間的距離,不需要增加成本,也不需要多餘的繞線。
高速先生反射係列的文章到這裏就結束了,最後總結一下:
●反射的本質是波的反射,以及不同相位的波之間的疊加。
●反射影響的嚴重程度主要是以下兩點:
1.阻抗不匹配程度,影響諧振幅值。阻抗越不匹配,諧振幅度越大。
2.阻抗不匹配長度,影響諧振頻率,不匹配長度越長,諧振頻率越低。
●需要根據實際情況分析反射的影響,對症下藥。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 邊緣AI的發展為更智能、更可持續的技術鋪平道路
- 每台智能體PC,都是AI時代的新入口
- IAR作為Qt Group獨立BU攜兩項重磅汽車電子應用開發方案首秀北京車展
- 構建具有網絡彈性的嵌入式係統:來自行業領袖的洞見
- 數字化的線性穩壓器
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
SATA連接器
SD連接器
SII
SIM卡連接器
SMT設備
SMU
SOC
SPANSION
SRAM
SSD
ST
ST-ERICSSON
Sunlord
SynQor
s端子線
Taiyo Yuden
TDK-EPC
TD-SCDMA功放
TD-SCDMA基帶
TE
Tektronix
Thunderbolt
TI
TOREX
TTI
TVS
UPS電源
USB3.0
USB 3.0主控芯片
USB傳輸速度


